• 통큰쿠폰이벤트-통합
  • 통합검색(4,639)
  • 리포트(4,417)
  • 자기소개서(160)
  • 시험자료(36)
  • 방송통신대(11)
  • 논문(7)
  • 서식(5)
  • ppt테마(2)
  • 이력서(1)

"논리회로실험" 검색결과 201-220 / 4,639건

  • 아주대 논리회로실험 실험6 Latch & Flip-Flop 예비보고서
    실험 이론1) Latch / Flip-Flop- Latch와 Flip-Flop은 순차 회로를 구성하는 기본적인 요소로, 기억소자이다. ... 실험6 예비보고서IEEE Code of Ethics(출처: http://www.ieee.org)We, the members of the IEEE, in recognition of the ... 예상 결과- 실험1(R-S Latch with Enable)enable C의 값이 L이면, S, R의 값과 관계없이 첫 번째 NAND gate의 출력값은 H가 되고, 두 번째 NAND
    리포트 | 10페이지 | 1,000원 | 등록일 2021.05.07 | 수정일 2021.07.23
  • 아주대 논리회로실험 실험3 가산기 & 감산기 예비보고서
    회로 결선도실험1. 반가산기 실험2. 전가산기실험3. 반감산기 실험4. 전감산기5. 실험 과정실험1. ... 양쪽의 핀이 7개씩 총 14개가 존재하고, 7번 핀과 14핀은 회로를 동작시키기 위한 전원이 들어간다. ... 양쪽의 핀이 7개씩 총 14개가 존재하고, 7번 핀과 14핀은 회로를 동작시키기 위한 전원이 들어간다.
    리포트 | 8페이지 | 1,000원 | 등록일 2021.05.07 | 수정일 2021.07.23
  • 아주대학교 논리회로실험 / 5번 실험 Decoder & Dencoder 결과보고서
    실험 과정 및 결과 분석1번 실험1번 실험 회로 결선도1번 실험 스케메틱1. ... 실험 회로 결선도4번 실험 스케메틱1. ... 실제로 회로를 구성하고 실험을 하지는 않았으나, 실험 같다.
    리포트 | 9페이지 | 1,000원 | 등록일 2021.07.20
  • 아주대학교 논리회로실험 / 4번 실험 Multiplexer & Demultiplexer 예비보고서
    회로 결선도DS0S1S0※ 이때, 다이오드 출력에는 저항이 연결되어 있음을 가정한다.2. 실험 목적본 실험에서는 조합 논리회로의 일종인 멀티플렉서와 디멀티플렉서에 대해 다룬다. ... 멀티플렉서란, 이러한 멀티플렉싱 기능을 수행하는 조합논리회로인데, 복수의 입력선 중 하나를 선택하여 그 선의 정보를 하나의 출력선으로 보낼 수 있게 한다. ... 실험 도구 및 소자IC 이름74HC04 (Hex Inverters)핀 구성함수 다이어그램논리 다이어그램진리표AY0110IC 이름74HC11 (Triple 3-input AND gate
    리포트 | 5페이지 | 1,000원 | 등록일 2021.07.20
  • 논리회로실험 A+예비보고서 3 Adder & Subtracter
    실험 이론1) 가산기(Adder)-이진수의 덧셈을 하는 논리 회로이며, 디지털 회로, 조합 회로의 하나이다. ... -반가산기는 XOR gate, AND gate의 논리회로만으로 구성할 수 있다. ... 실험 목적-Logic gate를 이용하여 가산기(Adder)와 감산기(Subtracter)를 구성할 수 있다.
    리포트 | 7페이지 | 1,000원 | 등록일 2020.10.09
  • 논리회로실험 A+결과보고서 7 -Shift register
    위의 회로도와 같이 회로를 구성한다.(1개의 2-input NAND gate를 1개의 74HC00칩(2-input NAND gate)을 사용해서 표현하고, 6개의 J-K Flip-Flop을 ... (LSB 버려짐) (사진 7=사진 8)⇒실험과정1. ... 실험 과정 및 결과실험 1) 6-bit Shift Right Register사진1~사진8은 클럭을 인가한 후 매 1초마다의 사진이다. (1Hz)⇒사진에서 볼 수 있듯이 데이터가 순환되지
    리포트 | 9페이지 | 1,000원 | 등록일 2020.10.09
  • 논리회로실험 A+예비보고서 4 Multiplexer & Demultiplexer
    -데이터 입력원(Input source)을 선택하는 응용에 자주 사용되며, 아날로그 먹스와 디지털 먹스가 있다.2) 디멀티플렉서 (Demultiplexer)-데이터 분배 회로라고도 ... 실험 목적-Multiplexer와 Demultiplexer의 원리를 이해할 수 있다.-Multiplexer와 Demultiplexer의 동작을 실험을 통해 확인할 수 있다.2. ... 실험 이론1) 멀티플렉서 (Multiplexer)-여러 개의 입력선 중에서 하나를 선택하여 단일 출력선으로 보낼 수 있게 하는 조합회로이다.
    리포트 | 9페이지 | 1,000원 | 등록일 2020.10.09
  • 논리회로실험 A+결과보고서 4 Multiplexer & Demultiplexer
    실험 과정 및 결과 실험 1-1) 4x1 멀티플렉서 (NAND gate:74HC20과 NOT gate:74HC04를 이용한 회로)이번 실험은 5개의 4-input NAND gate( ... 실험 1-2) Dual 4-Input 멀티플렉서 (74HC153를 이용한 회로) ... 그러므로 실험 1-1에서 구성한 회로는 4x1 멀티플렉서이며 S1, S0(Select)의 값에 따라서 여러 개의 데이터 입력을 한 개의 출력선으로 출력하는 멀티플렉싱 기능을 한다는
    리포트 | 7페이지 | 1,000원 | 등록일 2020.10.09
  • 논리회로실험 A+결과보고서 3 Adder & Subtracter
    실험 2) 전가산기(Full Adder) 구성실험 1에서 구성한 두 개의 반가산기와 하나의 OR gate(74HC32)로 전가산기를 구성하였다. ... 실험 과정 및 결과 실험 1) 반가산기(Half Adder) 구성XOR gate(74HC86)과 AND gate(74HC08) 하나씩을 이용하여 반가산기(Half Adder)를 구성하였다 ... 첨부한 실험의 결과사진은 두 개의 다이오드의 불이 꺼지고 켜지는 4개의 경우를 찍었다.
    리포트 | 5페이지 | 1,000원 | 등록일 2020.10.09
  • 디지털 회로 실험 및 설계 - 기본 논리 게이트(Gate) 및 TTL, CMOS I.F 실험 2
    디지털회로실험및설계 결과 보고서 #1( 기본 논리 Gate 및 TTL, CMOS I/F 실험 )과 목담당교수제 출 일학 번이 름1. ... 회로도, 이론값, 실험결과실험 1) 전압 Level 측정실험 : 입력전압 변화에 따른 출력전압의 상태를 측정하고 기록하시오.이론값)입력전압0.0V0.5V1.0V1.5V2.0V2.5V3.0V3.5V4.0V4.5V5.0V출력전압4.4V4.4V3V0V0V0V0V0V0V0V0V논리레벨HHLLLLLLLLL실험결과 ... - 논리레벨 H 단계도 4.4V로 충분히 잘 나왔고, 논리레벨 L 단계에서 완전 0V가 나오진 않았지만, 0.xxxV 정도 측정되어서 거의 흡사했다.
    리포트 | 14페이지 | 3,000원 | 등록일 2023.09.22
  • 서강대학교 디지털논리회로실험 7주차 - Counter와 State Machine 설계
    우선 동기 직렬 Counter는 FF의 입력이 이전 FF의 입력과 출를 세는 것처럼  개의 상태를 반복적으로, 차례대로 출력하는 순차 논리회로로서, 보통 n개의 flip-flop을 ... 실험 목적비동기/동기 Counter의 구조와 동작원리를 이해한다. ... 실험 이론● CountersCounter는 일정한 주기를 가지고 0과 1의 신호를 반복하는 Clock 신호에 따라 0부터   까지, 혹은   부터 0까지 숫자 병렬 Counter로
    리포트 | 32페이지 | 1,500원 | 등록일 2024.08.17
  • 서강대학교 디지털논리회로실험 - 실험 8. Multiplier Design 결과 보고서
    디지털논리회로실험(EEE2052-01)서강대학교 전자공학과2017년 2학기 결과레포트실험8. Multiplier Design1. ... 실험개요1) 4비트 곱셈기의 구조와 원리를 이해한다.2) 팀 단위로 디지털 회로 설계하는 방법을 이해 한다2. 퀴즈 답안지 및 정답-퀴즈 없음3. 실험노트-실험 노트 없음4. ... 이 것은 회로가 단순하고 직관적인 장점이 있지만, partial product가 많아 연산 속도가 느리고 음수의 곱셈은 불가하다는 단점이 있었다.
    리포트 | 4페이지 | 1,000원 | 등록일 2020.04.20 | 수정일 2020.04.24
  • [논리회로설계실험] Xor gate & Xnor gate (logic gate 구현)(성균관대)
    실험 목표 및 내용A. ... 자세한 실험 내용 및 설명i. ... Gate 설명 및 진리표 작성 XOR GateXor gate란, 수리논리학에서 주어진 2개의 명제 가운데 1개만 참일 경우를 판단하는 논리 연산이다.
    리포트 | 8페이지 | 1,500원 | 등록일 2024.06.07
  • 아주대학교 논리회로실험 / 6번 실험 Latch, Flip-Flop 결과보고서
    래치 회로는 궤환 기능이 있어 기본적으로는 플립플롭 회로와 같은 기능을 수행하나, 클록을 사용하지 않는다는 점에서 비동기식 순서 논리회로다. ... 역술하자면 플립플롭은 동기식 순서 논리회로라고 할 수 있겠다. 좀 더 정확히 서술하자면 이들은 클록 신호가 1이 아니면 작동하지 않는다. ... 실험 과정 및 결과 분석1번 실험1번 실험 회로 결선도1번 실험 스케메틱1.
    리포트 | 9페이지 | 1,000원 | 등록일 2021.07.20
  • 아주대학교 논리회로실험 / 6번 실험 Latch & Flip_Flop 예비보고서
    회로 결선도※ 이때, 다이오드 출력에는 저항이 연결되어 있음을 가정한다.2. 실험 목적본 실험에서는 이전까지와는 달리 순서 논리회로들을 다룬다. ... 래치 회로는 궤환 기능이 있어 기본적으로는 플립플롭 회로와 같은 기능을 수행하나, 클록을 사용하지 않는다는 점에서 비동기식 순서 논리회로다. ... 정확히는 플립플롭과 래치에 대해 다루는데, 해당 소자들은 현재의 입력의 조합과 입력이 인가되는 시점의 회로 상태에도 영향을 받는 순서 논리회로인데, 클록의 사용유무에 따라 그 특성이
    리포트 | 5페이지 | 1,000원 | 등록일 2021.07.20
  • 논리회로실험 A+결과보고서 10 DA & AD Converter
    우리 조는 회로에 대해 충분한 이해를 하고 실험을 진행하여 진행에 문제점이 없었다. ... 고찰 이번 실험은 D/A Converter (Digital to Analog Converter)와 A/D Converter (Analog to Digital converter) 회로의 ... 강의노트에 있는 모든 과정을 진행하는 도중에 조교님께서 저항수정, 가변 저항 값 실험의 의의를 설명해주셔서 실험 진행이 더욱 원활하였다. 실험1은 D/A Converter이다.
    리포트 | 12페이지 | 1,000원 | 등록일 2020.10.09
  • 논리회로실험 A+예비보고서 10 DA & AD Converter
    실험 목적-D/A Converter (Digital to Analog Converter)와 A/D Converter (Analog to Digital converter) 회로의 구성과 ... 실험 이론1) D/A converter (Digital신호를 Analog신호로 변환)-디지털 신호를 연속한 아날로그 신호로 변환하기 위하여 사용되는 기계적, 전기적 장치이다. ... 아날로그 양으로 전환하는데 사용된다.2) A/D converter (Analog신호를 Digital신호로 변환)-무질서한 아날로그 신호를 규칙적인 디지털 신호로 변환하는 것으로 전자회로
    리포트 | 8페이지 | 1,000원 | 등록일 2020.10.09
  • VHDL과 FPGA 실습 키트를 이용한 묵찌빠 게임 [디지털논리회로 실험 Term Project]
    세계적인 추세에 힘입어 우리는 묵지빠 게임에 인공지능을 넣고 실험 키트를 이용하여 게임을 하 면 재밌을 것이라 생각하게 되었고, ‘Alpha 묵지빠 2017‘을 기획하게 되었다 ... 실험 키트를 통한 데이터 학습이 가능하지 않아 초기에 기획한 대로 진행되지는 않았지만 인공지능의 기초인 ‘규칙 기반 모 델’ 을 사용하여 묵찌빠 게임을 구현하였다.
    리포트 | 28페이지 | 4,000원 | 등록일 2020.04.24 | 수정일 2020.04.27
  • 두더지 잡기 verilog with BGM ( A+ 프로젝트 결과물, 논리회로실험, 디지털시스템실험 )
    디지털 시스템 실험 ( 논리 설계 실험 ) 최종 프로젝트 과제입니다.두더지 잡기 게임이며, 게임 시작과 동시에 음악도 재생됩니다.A+ 받았으며 퀄리티 보장합니다.
    리포트 | 1페이지 | 10,000원 | 등록일 2020.11.14 | 수정일 2020.11.19
  • 서강대학교 디지털논리회로실험 - 실험 2. Digital Logic Gates 결과 보고서
    디지털논리회로실험서강대학교 전자공학과2017년 2학기 결과레포트실험2. Digital Logic Gates실험2. Digital Logic Gates1. 실험목적1. ... 실험 1-DInverter를 만든 회로로 출력은 입력의 반대 논리값이 나올 것으로 예상된다.?실험 1-Fsimulated load가 영향을 미치지 않을 것이다.? ... NOT 게이트, 즉 Inverter를 만든 회로로 출력은 입력의 반대 논리값이 나왔다.?
    리포트 | 10페이지 | 1,000원 | 등록일 2020.04.20 | 수정일 2020.04.24
  • 아이템매니아 이벤트
  • 유니스터디 이벤트
AI 챗봇
2024년 09월 11일 수요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
5:30 오후
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
9월 1일에 베타기간 중 사용 가능한 무료 코인 10개를 지급해 드립니다. 지금 바로 체험해 보세요.
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감
방송통신대학 관련 적절한 예)
- 국내의 사물인터넷 상용화 사례를 찾아보고, 앞으로 기업에 사물인터넷이 어떤 영향을 미칠지 기술하시오
5글자 이하 주제 부적절한 예)
- 정형외과, 아동학대