• 통큰쿠폰이벤트-통합
  • 통합검색(9,282)
  • 리포트(8,319)
  • 자기소개서(460)
  • 시험자료(298)
  • 방송통신대(177)
  • 논문(18)
  • 서식(6)
  • ppt테마(2)
  • 이력서(1)
  • 표지/속지(1)

"논리회로" 검색결과 281-300 / 9,282건

  • 디지털 논리회로 실험 9주차 Shift Register 예비보고서
    디지털 논리회로 설계 및 실험예비보고서주제 : Shift Register소속: 공과대학 전자전기공학부수업: X X,X XXX 교수님 XXX 조교님제출 일자: 20XX년 X월 XX일 ... [그림 2]존슨 카운터는 맨 마지막 플립플롭의 출력 중 NOT 출력을 첫 번째 플립플롭의 입력과 연결한 회로이다. ... (a) 논리도(b) 1011을 시프트하는 파형그림 9-2 4비트 직렬 시프트 레지스터(a) 핀 배치도(b) 논리도그림 9-3 54/7495A그림 9-3의 54/7495A에 대한 dada
    리포트 | 11페이지 | 1,500원 | 등록일 2021.04.22
  • [논리회로실험] 가산기&감산기 예비보고서
    참고네이버 지식백과wikipedia논리회로 강의노트 ... B로 표현ABDB00000111101011004) 전감산기- 뒷단의 위치에 빌려준 1을 고려하며 두 비트의 뺄셈을 수행하는 논리회로3. ... 실험이론1) 반가산기- 2진수 덧셈에서 맨 오른쪽 계산을 위해 사용됨- 2개의 비트 A, B를 더해 합 S와 자리올림 Co를 출력하는 조합 회로- S=A?B, C=A?
    리포트 | 7페이지 | 1,000원 | 등록일 2021.04.06 | 수정일 2023.03.29
  • 충북대 기초회로실험 논리게이트와 부울함수의 구현 예비
    대수를 사용한 논리회로의 표현방식 및 등가회로를 익힌다.이론(1) NOT(Inverter)NOT 게이트는 하나의 입력과 출력을 가지며, 논리적 부정연산을 행하는데 논리적 부정을 나타내는 ... 게이트두 개의 입력이 서로 같지 않을 때만 출력이 1이 되는 논리회로를 말하며, 이 회로논리 연산회로, 2진수의 비교, 착오의 검출, 코드변환 등에 쓰인다.(6) 부울 함수를 ... 표준적인 방법은 신호선과 논리기호와의 접점에 작은 원을 그리는 것이다.(2) OR 게이트OR 게이트는 입력 중 어느 하나 또는 두 개가 모두 1일 때 출력이 1이 되는 논리회로
    리포트 | 3페이지 | 1,000원 | 등록일 2021.09.10
  • [논리회로실험] Latch & Flip-Flop 예비보고서
    전문분야에서 발전하도록 도우며, 이 윤리 헌장을 준수하도록 지원한다.위 IEEE 윤리헌장 정신에 입각하여 report를 작성하였음을 서약합니다.학 부: 전자공학과제출일:과목명: 논리회로실험교수명 ... with enable- 비동기 기억소자- CLK가 없이 구성된 회로이며 일정한 주기가 없음- 이전의 출력 값을 기억함- Enable이 있을 경우 Enable의 값이 0 또는 1이 ... 실험과정 및 예상 결과1) 실험 1 : R-S Latch with Enable- 74HC00 1개로 R-S Latch 회로를 구현한다.- Enable(C)에 1의 입력을 넣고 S와
    리포트 | 8페이지 | 1,000원 | 등록일 2021.05.04 | 수정일 2021.06.04
  • 디지털 논리회로 실험 3주차 Encoder와 Decoder 결과보고서
    부호기는 10진수를 2진수 또는 BCD코드로 변환시켜주는 조합논리회로이다. ... 디지털 논리회로 설계 및 실험결과보고서주제 : Encoder 과 Decoder소속: 공과대학 전자전기공학부수업: X X,X XXX 교수님 XXX 조교님제출 일자: 20XX년 X월 XX일 ... 응용 실험(1) [그림 2]의 부호기 회로에 두 개 이상의 입력이 1인 경우 중 한 가지를 골라 어떤 일이 일어나는지 실험해보시오.이번 실험은 부호기 회로의 특성을 이용하여 여러 개의
    리포트 | 12페이지 | 2,000원 | 등록일 2021.04.22
  • 디지털 논리회로 실험 3주차 Encoder와 Decoder 예비보고서
    디코더의 논리회로도와 진리표그림 3-2는 2-to-4 디코더의 또 다른 형태로 디코더이다. ... 디지털 논리회로 설계 및 실험예비보고서주제 : Encoder 과 Decoder소속: 공과대학 전자전기공학부수업: X X,X XXX 교수님 XXX 조교님제출 일자: 20XX년 X월 XX일 ... Encoder 회로도 및 진리표그림 3-3의 인코더 회로에서 진리표를 보면 입력신호가 D0, D1, D2, D3의 4개이다.
    리포트 | 12페이지 | 1,500원 | 등록일 2021.04.22
  • 디지털 논리회로 실험 9주차 Shift Register 결과보고서
    디지털 논리회로 설계 및 실험결과보고서주제 : Shift Register소속: 공과대학 전자전기공학부수업: X X,X XXX 교수님 XXX 조교님제출 일자: 20XX년 X월 XX일 ... 궜��궜��궜�↑1000↑1100↑1110↑1111↑0111↑0011↑0001↑0000존슨 카운터는 맨 마지막 플립플롭의 출력 중 NOT 출력을 첫 번째 플립플롭의 입력과 연결한 회로이다 ... 특히, (2)의 실험에서 초기화 하는 과정을자세히 서술하시오.이번 실험에서는 Shift Register의 개념을 이해하고 그에 관한 회로를 구성하여 이론을 학습하고 응용하여 또다른
    리포트 | 9페이지 | 2,000원 | 등록일 2021.04.22
  • 전자공학과 논리회로 A 퀴즈 기출문제 및 풀이
    리포트 | 2페이지 | 5,000원 | 등록일 2020.12.06
  • 논리회로실험 A+결과보고서 1 Basic Gates
    1) 실험 과정 및 결과 실험 1)(1) 3-Input AND gate74HC08소자(2-input AND gate)를 2개 이용해 3-Input AND gate 회로를 구성하여 ... 않았을 경우(A=B=C=L)에도 불이 전부 들어오지 않았다.(2) 3-Input OR gate74HC32소자(2-input OR gate)를 2개 이용해 3-Input OR gate 회로
    리포트 | 1페이지 | 1,000원 | 등록일 2020.10.09 | 수정일 2020.10.13
  • 디지털 논리회로 Xilinx와 key, dot matrix를 활용한 패턴 저장, 표출
    디지털 논리회로 실험 학기말 프로젝트1. ... 전체 회로 사진5. ... 사용하는 RAM은 총 2가지이며 첫번째 램은 데이터 저장용이고 두번째 램은 출력을 위한 시연용이다.작동 논리는 다음과 같다.1.
    리포트 | 17페이지 | 2,000원 | 등록일 2020.12.03
  • 논리회로실험 A+예비보고서 7 Shift register
    1. 실험 목적-실험에 사용하는 7476, 7496 IC의 특성을 파악할 수 있다.-Shift Resister의 동작 원리와 특성을 이해할 수 있다.2. 실험 이론1) Shift Resister-매 클럭 주기로 모든 비트를 한 자리 옮기게 하는 레지스터이다.-레지스터가..
    리포트 | 8페이지 | 1,000원 | 등록일 2020.10.09
  • 논리회로실험 A+예비보고서 1 Basic Gates
    이는 컴퓨터 시스템의 전기적인 논리회로의 상태와 서로 대응되는 성질을 가진다. ... -변수(논리변수)사이의 진리표(True table) 관계와 논리도의 입출력 관계를 대수 형식으로 표현하고, 회로를 간소화하기 위해 Boolean Algebra를 사용한다. ... 2) Boolean Algebra-논리적인 상관관계를 주로 다루며, 0(거짓)과 1(참)의 2가지 값만을 처리한다.
    리포트 | 9페이지 | 1,000원 | 등록일 2020.10.09
  • 서강대학교 디지털논리회로실험_2 Digital logic gate
    디지털 논리회로에서 기본적인 함수는 AND, OR, NOT로 구성되며 이들을 이용해 임의의 조합형 디지털 논리회로를 구현할 수 있다.그림 2.1은 이들의 진리표와 symbol들을 보여준다 ... 표현을 그대로 회로로 구성하는 것은 비 경제적이기 때문에 다양한 형태로 논리회로의 간략화를 하는 것이 가능하다. ... Capacitive load는 논리회로의 delay와 소비전력을 중가 시킨다.
    리포트 | 21페이지 | 1,000원 | 등록일 2020.08.12
  • 디지털 IC의 기본 특성을 설명하고, 기억소자를 갖는 조합논리회로와 기본 플립플롭 회로에 대해서 설명하세요.
    그것을 순차논리 회로라고 한다. 순차논리 회로는 조합논리 회로에 기억소자를 갖는 것이다. 다시말해 회로가 정보를 기억하게 만드는 것이 순차 논리회로이다. ... 회로(기억소자를 갖는 조합논리회로)조합논리 회로는 기억소자를 가지고 있지 않다. ... 발생할 때까지 현재의 상태를 그대로 유지하는 논리회로이다.
    리포트 | 6페이지 | 3,000원 | 등록일 2023.05.25
  • 2진수, 8진수, 16진수와 논리회로의 상관관계를 설명하시오.
    논리회로의 구성과 진수 체계 적용논리회로는 디지털 컴퓨터 및 전자 장치의 핵심 구성 요소로 여러 논리 게이트의 조합으로 이루어져 있습니다. ... ● 주제2진수, 8진수, 16진수와 논리회로의 상관관계를 설명하시오.● 목차Ⅰ. 서론Ⅱ. 본론1. 2진수와 논리회로의 상호작용2. 8진수 및 16진수의 응용3. ... 이런 진수 체계는 논리회로의 복잡성을 관리하고 효율적인 데이터 처리와 저장을 가능하게 하는 데 기여합니다.이런 배경을 바탕으로 본 리포트는 2진수, 8진수, 16진수가 논리회로의 설계와
    리포트 | 5페이지 | 2,000원 | 등록일 2023.11.23
  • 디지털 논리회로의 응용 D/A, A/D Converter/반도체 기억장치
    디지털 논리회로의 응용 – D/A, A/D Converter/반도체 기억장치메인 레포트실험 목표디지털-아날로그 변환기와 아날로그-디지털 변환기에 대해 이해할 수 있다.디지털 논리 소자를 ... 회로를 분석하면 그림 2-(a)의 회로와 같을 것이다. ... 이번 실험에서는 간략한 RAM 회로를 구성해보도록 한다.
    리포트 | 11페이지 | 1,000원 | 등록일 2022.03.03
  • 홍익대_디지털논리회로실험_2주차 예비보고서_A+
    디지털 논리실험 및 설계 2주차 예비보고서실험 준비1.1 NAND 7400 게이트, NOR 7402 게이트, XOR 7486 게이트의 datasheet를 확인하시오.7402 NOR ... 이때의 진리표는 XOR 게이트의 진리표와 같다.2.5 응용실험 (2)실험 준비 1.3에서 구현한 회로를 보자. ... 게이트는 지금까지의 게이트와는 다르게 1번 pin이 output이기 때문에 유의할 필요가 있다.1.2 기본 실험 (4)의 회로를 구현하시오.1.3 응용 실험 (1), (2), (3)
    리포트 | 6페이지 | 1,500원 | 등록일 2024.05.15
  • 홍익대_디지털논리회로실험_8주차 예비보고서_A+
    디지털 논리실험 및 설계 8주차 예비보고서실험 준비1.1 Gated D Latch의 동작에 대해 설명하시오.Gated S-R Latch와 매우 유사하다. ... 아닌 J-K Flip-flop으로 응용실험 (2)의 회로 [그림 4]와 동일한 기능의 회로를 구현하시오.을 J에 입력해준다. ... 결국 CLK에 연결된 스위치가 올라갈 때마다 Q의 값이 토글된다.결론적으로 응용실험 (1)과 응용실험 (2)의 회로는 Q의 값을 토글시킨다는 공통점이 있지만 응용실험 (1)의 회로
    리포트 | 7페이지 | 1,500원 | 등록일 2024.05.15
  • 홍익대_디지털논리회로실험_5주차 예비보고서_A+
    디지털 논리실험 및 설계 5주차 예비보고서실험 준비1.1 4.1 기본 실험 (2)의 전가산기 [그림 2]는 반가산기 [그림 1] 두 개와 하나의 OR 게이트로 이루어져 있다. ... 이렇게 하는 이유는 회로가 복잡해짐에 따라 디버깅이 중요해지기 때문이다. ... 이를 ∑ = (A⊕B으로 구현했다.1.2 응용 실험 (1), (2)의 회로를 구현하시오.응용실험(1)전가산기를 두개 이용하여 두 자리 이진수 덧셈기를 구현했다.
    리포트 | 5페이지 | 1,500원 | 등록일 2024.05.15
  • 서강대학교 디지털논리회로실험 2주차 - Digital Logic Gate
    TTL TTL은 이름 그대로 트랜지스터들을 조합해 만드는 논리 회로를 말한다. ... 이 TTL은 회로에 서 logic level을 입력 혹은 출력 신호와 GND 사이의 전압 차로 표현하는데, 일반적인 TTL 소자의 경우 신호의 전압이 입력일 때는 2.0V, 출력일 ... 이런 식으로 logic level을 갖는 전압 조건을 입력과 출력이 다르게 정하는 이유는 gate의 출력값이 다른 gate의 입력값으로 들어가며 신호가 전달되며 회로가 전개될 때 noise가
    리포트 | 12페이지 | 1,500원 | 등록일 2024.08.17
  • 아이템매니아 이벤트
  • 유니스터디 이벤트
AI 챗봇
2024년 09월 11일 수요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
12:18 오후
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
9월 1일에 베타기간 중 사용 가능한 무료 코인 10개를 지급해 드립니다. 지금 바로 체험해 보세요.
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감
방송통신대학 관련 적절한 예)
- 국내의 사물인터넷 상용화 사례를 찾아보고, 앞으로 기업에 사물인터넷이 어떤 영향을 미칠지 기술하시오
5글자 이하 주제 부적절한 예)
- 정형외과, 아동학대