• 파일시티 이벤트
  • LF몰 이벤트
  • 서울좀비 이벤트
  • 탑툰 이벤트
  • 닥터피엘 이벤트
  • 아이템베이 이벤트
  • 아이템매니아 이벤트
  • 통합검색(4,366)
  • 리포트(3,857)
  • 자기소개서(254)
  • 시험자료(160)
  • 방송통신대(63)
  • 논문(20)
  • 서식(5)
  • ppt테마(4)
  • 이력서(3)

"아날로그설계" 검색결과 1-20 / 4,366건

  • [지방대/최종합격] 실리콘웍스 아날로그회로설계 자기소개서
    전자회로설계를 수강하며 OrCAD로 Op-amp 응용 회로들을 설계했습니다. ... 또한 논리회로설계 수업에서 FSM과 VHDL을 이용해 자판기를 설계했습니다. ... 게임을 설계했습니다.저는 이러한 일련의 설계 과정에서 원하는 결과가 나오면 아무리 오랜 시간이 걸리더라도 그 원인을 찾아내기 위해 몰두했습니다.
    자기소개서 | 3페이지 | 4,500원 | 등록일 2023.05.05
  • 인하대 아날로그회로설계 강의 족보
    시험자료 | 79페이지 | 3,000원 | 등록일 2024.02.24
  • 금오공대 아날로그회로응용설계 - 아날로그필터(회로 설계) 레포트
    아날로그회로응용설계 보고서2. ... 아날로그필터 (회로 설계)■ 1차 저역-통과 능동 필터▼ OrCAD PSpice를 활용한 회로도 설계① 1차 저역-통과 필터의 결과표 2.1(1)주파수[Hz]************* ... 활용하여 입력창에“search forward level (max-3)” 을 입력하여 차단 주파수f_{ c}를 측정값을 확인함.)③ 결론: 1차 저역-통과 능동필터를 PSpice를 통해 설계하고
    리포트 | 27페이지 | 10,000원 | 등록일 2021.07.02 | 수정일 2022.01.20
  • 금오공대 아날로그회로응용설계 - 아날로그필터(HW회로 설계) 레포트
    아날로그회로응용설계 보고서2. 아날로그필터 (HW회로 설계)■ 1차 고역-통과 능동 필터1. 아래 회로를 breadboard를 이용하여 설계하시오.2. ... 앞에서 설계한 1차/2차 고역-통과 필터를 이용하여 3차 고역-통과 필터를 설계하시오.2. ... 아래 회로를 breadboard를 이용하여 설계하시오.2.
    리포트 | 13페이지 | 10,000원 | 등록일 2021.07.02 | 수정일 2022.01.20
  • 121. (PT_전공 주제) 반도체 디지털 회로설계아날로그 회로 설계와 비교하고, 완성된 제품군을 각각 예시 하시오
    (121 PT 주제) 반도체 디지털 회로설계아날로그 회로 설계와 비교하고, 완성된 제품군을 각각 예시 하시오.I. ... 완성된 제품군을 통해 본 디지털 회로설계아날로그 회로설계의 비교개관하면, 디지털 회로는 계산, 데이터 처리 등의 디지털 신호 처리에 사용되고,아날로그 회로는 신호 증폭, 필터링, ... 반도체 디지털 회로 설계의 결과물로써 스마트폰은 다양한 기능을 제공합니다.반도체 아날로그 회로 설계의 예:① 오디오 앰프: 오디오 앰프는 아날로그 회로로 구성되어 오디오 신호를 증폭하는
    자기소개서 | 4페이지 | 3,000원 | 등록일 2023.06.09 | 수정일 2024.06.05
  • OP-amp 아날로그회로 설계 프로젝트 ppt
    DAC design Ⅲ DAC circuit design 1 [Charge Scaling DAC] : Digital 신호를 Analog 신호를 바꿔주는 회로 : 비트 수가 커질수록 아날로그 ... us w-3dB 192KHz w 384KHz fu 19.2MHz Ro 150ohm CMRR 70dB PSRR 70dB - 초기 설정 - 4bit Charge Scaling DAC 설계를 ... Rate 3V/us w-3dB 8 KHz fu 19.2MHz Ro 150ohm CMRR 80dB PSRR 60dB - 변경된 설정 - 8bit Charge Scaling DAC 설계
    리포트 | 34페이지 | 3,000원 | 등록일 2024.02.24
  • 아날로그 및 디지털회로설계실습 11 카운터 설계 과제
    카운터 설계 과제RS-Latch를 이용한 Chattering 방지 회로를 설계하고 원리를 설명하시오.위에 회로가 스위치가 on일 때 상황이고 아래 회로가 스위치가 off일 때 상황이다 ... (ORcad에 시간에 따른 스위치만 소자로 있어 저렇게 설계했습니다.)스위치가 on일 때 위의 1stage의 위의 NAND gate의 결과는 0, 아래의 NAND gate의 결과는
    리포트 | 1페이지 | 1,000원 | 등록일 2021.09.02
  • A+ 아날로그및디지털회로설계 실습 예보_카운터 설계
    리포트 | 4페이지 | 1,000원 | 등록일 2022.03.27
  • 아날로그 및 디지털회로 설계 실습 stopwatch 설계_결과보고서
    아날로그 및 디지털 회로설계 실습- 실습 12 결과보고서stopwatch 설계12-4. ... 따라서 59초를 넘어가면 분이 1씩 증가하도록 하여 최종적으로 0분 00초에서 9분 59초까지 작동되도록 설계하였다. ... 설계실습 방법12-4-1 기본적인 클럭 생성 회로 및 카운터 회로 테스트(A) Function generator를 이용하여 사용하고자 하는 1Hz의 clock 신호를 만들어낸다.
    리포트 | 6페이지 | 1,000원 | 등록일 2023.10.30
  • 아날로그 및 디지털 회로 설계 실습 결과보고서11 카운터 설계
    아날로그 및 디지털 회로 설계 실습-실습11. 카운터 설계-학 과 :담당 교수님 :제출일 :조 :학번 / 이름 :11-4. ... 설계실습 방법비동기 8진 카운터 설계(D) 버튼을 한 번씩 눌러 가면서 카운터가 정상적으로 동작하는 지 확인, 그 결과를 제출한다. ( Chattering 방지 회로 추가하여 설계한 ... (B) 설계실습 계획서를 참고하여 16진 동기 카운터를 결선한다.16진 동기 카운터를 위와 같이 설계하였다.
    리포트 | 11페이지 | 2,000원 | 등록일 2023.09.05 | 수정일 2023.10.24
  • 아날로그 및 디지털 회로 설계 실습 결과보고서12 Stopwatch설계
    아날로그 및 디지털 회로 설계 실습-실습12. Stopwatch 설계-학 과 :담당 교수님 :제출일 :조 :학번 / 이름 :12-4. ... 이 설계실습을 통하여 배운 점과 느낀 점 그리고 앞으로 개선할 점 등에 대하여 논한다. ... 설계실습 방법기본적인 클럭 생성 회로 및 카운터 회로 테스트Fucntion generator를 이용하여 사용하고자 하는 1Hz의 Clock 신호를 만들어낸다.
    리포트 | 13페이지 | 2,000원 | 등록일 2023.09.05 | 수정일 2023.10.24
  • 아날로그 및 디지털회로설계실습 12 Stopwatch 설계 예비 리포트
    설계실습 12. ... Stopwatch 설계요약: vpulse를 CLR 10진 카운터와 100진 카운터를 만들었고 그 후에 10진 카운터 3개를 연결하고 가운데의 카운터를 6진으로 만들어 시계처럼 동작하는 ... Stopwatch를 만들 수 있는데 이번 보고서에서는 10진 카운터를 여러 개 연결하여 stopwatch를 만들었고 추가로 reset, stop/restart기능을 더해보았다.실험결과:설계실습
    리포트 | 3페이지 | 1,000원 | 등록일 2021.09.02
  • 아날로그 및 디지털회로설계실습 11 카운터 설계 예비 리포트
    설계실습 11. ... 이번 보고서에서는 이런 카운터들을 설계하고 주파수를 알아보고 reset회로를 설계하고 연결해 16진 카운터로 10진 카운터를 만드는 등 카운터에 대해 학습했다.실험결과4진 비동기 카운터이론부의 ... . 4진 비동기 카운터를 설계할 때는 1MHz의 구형파를 인가할 때 Q1신호와 Q2신호의 주파수를 알아보았고 8진 비동기 카운터를 설계할 때는 스위치를 연결하고 스위치를 누를 때 마다
    리포트 | 6페이지 | 1,000원 | 등록일 2021.09.02
  • 아날로그 및 디지털회로설계실습 (카운터 설계)예비보고서
    설계실습11 예비보고서(카운터 설계)11-3 설계실습 계획서11-3-1 4진 비동기 카운터이론부의 그림 14-2의 비동기식 4진 카운터에 1MHz의 구형파를 인가할 때, Q1 신호의 ... 마찬가지로 버튼 입력에 따라 카운트가 증가하도록 설계한다.11-3-2에서 설계한 8진 비동기 카운터에서 flip flop 하나를 더 추가하면 16진 비동기 카운터 회로가 된다. 16진 ... 단, CLK 입력에 클럭 입력 대신 버튼 스위치를 연결하여 버튼을 누를 때마다 카운트가 증가하도록 설계한다.
    리포트 | 3페이지 | 1,000원 | 등록일 2020.09.24
  • 아날로그 및 디지털 회로 설계 실습 결과11-카운터 설계
    요약 : JK Flip Flop을 이용한 동기식, 비동기식 카운터를 설계해보는 실험이었다. ... 또한 이러한 카운터를 설계할 때 반드시 필요한 CLK 신호의 frequency에 따라 그 출력 값이 원하는 대로 나오지 않을 수도 있다는 것을 알게 되었다.
    리포트 | 3페이지 | 1,000원 | 등록일 2020.03.29
  • 아날로그및디지털회로설계실습 논리함수와게이트
    아날로그 및 디지털회로 설계실습예비 REPORT7. ... 설계실습 계획서1-3-1 XNOR 게이트 설계 및 특성 분석(A) AND, OR, NOT 게이트를 사용하여 NAND, NOR, XOR 게이트의 기능을 갖는 회로도를 그리고, XNOR ... (Exclusive NOR)의 진리표를 사용하여 AND, OR, NOT 게이트로 XNOR의 회로도롤 설계한다.XNOR 진리표입력출력ABY001010100111NAND gateNOR
    리포트 | 5페이지 | 1,000원 | 등록일 2021.12.15
  • 아날로그및디지털회로설계실습 래치와플립플롭
    참고문헌- 아날로그 및 디지털회로 설계실습 교재 ... 아날로그 및 디지털회로 설계실습예비 REPORT9. 4-bit Adder 회로 설계분 반교 수 명실험 날짜제출 날짜조학 번이 름요약 : 순차식 논리회로의 기본 소자인 래치와 플립플롭의 ... 설계실습 계획서1-3-1 RS Latch의 특성 분석(A) RS Latch의 진리표를 나타내고 아래 그림 RS Latch의 이론적인 상태도를 그린다.RS LatchSRQQ00HoldHold0101101011xxclk이
    리포트 | 3페이지 | 1,000원 | 등록일 2021.12.15
  • 아날로그 및 디지털 회로 설계실습 결과보고서8
    설계실습내용 및 분석8-4-1 PSPICE를 활용한 RS 래치 구현 및 동작(A) PSPICE를 사용하여 그림 9-1의 회로를 구현 및 동작시키고, 결과값이 아래 실험의 결과값과 같은지
    리포트 | 6페이지 | 1,000원 | 등록일 2024.07.05
  • 아날로그 및 디지털 회로 설계실습 결과보고서9
    설계실습 내용 및 분석9-4-1 설계한 전가산기 회로의 구현(2-level 로직 회로)설계실습계획서에서 그린 2-단계 전가산기 회로를 토글 스위치와 LED를 추가하여 설계 및 구 현하여라 ... XOR을 사용하여 더 단순하고 효율적인 전가산기를 설계하였다. ... 수치를 포함하여 요약한다.9번 실험에서는 조합 논리 회로의 설계 방법을 학습하였다. 특히 전가산기 회로를 구현하였다.
    리포트 | 8페이지 | 1,000원 | 등록일 2024.07.05
  • 아날로그 및 디지털 회로 설계실습 결과보고서11
    설계 실습 방법11-4-1 비동기 8진 카운터 설계(A) 그림 11-1 과같이 회로를 결선한다.
    리포트 | 6페이지 | 1,000원 | 등록일 2024.07.05
  • AI글쓰기 서비스 오픈
  • 파트너스 등급업 이벤트
AI 챗봇
2024년 08월 16일 금요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
5:37 오후
New

24시간 응대가능한
AI 챗봇이 런칭되었습니다. 닫기