• LF몰 이벤트
  • 파일시티 이벤트
  • 서울좀비 이벤트
  • 탑툰 이벤트
  • 닥터피엘 이벤트
  • 아이템베이 이벤트
  • 아이템매니아 이벤트
  • 통합검색(9,248)
  • 리포트(8,286)
  • 자기소개서(462)
  • 시험자료(296)
  • 방송통신대(176)
  • 논문(18)
  • 서식(6)
  • ppt테마(2)
  • 이력서(1)
  • 표지/속지(1)

"논리회로" 검색결과 161-180 / 9,248건

  • 디지털논리회로실험(Verilog HDL) - Adders
    LAB04 : Adders1.관련이론? Adders→ Adds two N-bit binary numbers-2-bit adder: adds two 2-bit numbers, outputs 3-bit result-e.g., 01 + 11 = 100 (1 + 3 = 4)→..
    리포트 | 12페이지 | 1,000원 | 등록일 2019.08.29
  • 디지털 논리회로의 전압특성과 지연시간 결과레포트
    이번 실험을 통해 디지털 논리회로의 동작전압, 지연시간 등을 측정하여 디지털 논리회로의 특성을 알게 되었다. ... 실험 22 : 디지털 논리회로의 전압적 특성과 지연시간1. ... 고찰이번 실험의 목적은 2진수를 전압으로 처리하는 디지털 논리회로의 동작전압, 지연시간 등을 측정하여 회로의 특성을 파악하는 실험이다.
    리포트 | 2페이지 | 1,000원 | 등록일 2022.04.28
  • 실험6. 산술논리연산회로 예비보고서
    실험 목적본 실험을 통해■ 산술논리연산회로에 대해 알아본다.■ 산술논리연산회로를 구현하여 산술연산회로 동작을 확인해본다.■ 산술논리연산회로를 구현하여 논리연산회로 동작을 확인해본다.2 ... 산술논리연산회로1. ... 기초이론2.1 산술논리장치산술 논리 장치(ALU)는 덧셈, 뺄셈 같은 두 숫자의 산술연산과 배타적 논리합, 논리곱, 논리합 같은 논리연산을 계산하는 디지털 회로이다.
    리포트 | 5페이지 | 1,500원 | 등록일 2022.05.26
  • 디지털 논리회로의 전압특성과 지연시간 예비레포트
    아날로그 회로에서 신호들의 값은 연속이지만, 디지털 논리회로는 0(False)과 1(True)의 2개의 논리 값만 사용한다. 논리는 전기회로에서 전압으로 처리된다. ... 실험 22 : 디지털 논리회로의 전압특성과 지연시간1. 실험 목적2진수를 전압으로 처리하는 디지털 논리회로의 동작전압, 지연시간 등을 측정하여 회로의 특성을 파악한다. ... 논리 1은 회로에 따라 5V 이기도 하지만, 어떤 회로는 120일 수 있다. 사용하는 전압의 크기가 일정 범위 이내에 있을 때를 논리 1로, 또는 논리 0으로 간주한다.
    리포트 | 3페이지 | 1,000원 | 등록일 2022.04.28
  • 실험6. 산술논리연산회로 결과보고서
    고찰이 실험은 산술논리회로논리연산회로를 결선하여 기능에 맞게 출력값을 확인하는 실험이었다. 실험 6.1에서는 그림 1의 회로대로 산술연산회로를 결선했다. ... 실험 6.3에서는 그림 10의 회로대로 논리연산회로를 결선했다. (1G쪽 소자를 사용하였기에, 1G는 GND와 연결했고, 2G는 Vcc에 연결했다.) ... 논리연산회로의 경우, A와 B가 가지는 경우 4가지에 해당하는 결과값을 모두 확인하여 총 16번의 경우를 확인했다.
    리포트 | 12페이지 | 1,500원 | 등록일 2022.05.26
  • 연세대학교 디지털논리회로 중간시험 족보
    1. What is decimal value 321.5 in base 6?A. 127.5B. 321.5C. 1253.3D. 1253.5E. 3521.32. Which of the following statements are true?i. If the SOP expres..
    시험자료 | 6페이지 | 3,000원 | 등록일 2020.08.25 | 수정일 2021.01.20
  • 부경대 컴퓨터공학과 논리회로 중간족보
    2017년 1학기 중간고사 컴퓨터공학과 디지털 논리회로1. f : ..·..+..·..+..·..+..·.. g:(..+..)(..+..)(..+..)(..+..) f·g를 카르노 ... 이 회로의 최대항과 최소항을 구하여라.3. XOR회로를 사용하여 전감산기회로를 순서에 맞게 구현하라. ... 으로 표기된 식은 w,x,y,z 4개의 변수를 가지는 식이며, 각 항은 w,x,y,z의 변수를 모두 가지지 않은 항이 있다.)2. 4개의 입력 abcd와 하나의 출력 F를 가지는 회로
    시험자료 | 1페이지 | 7,000원 | 등록일 2020.07.23 | 수정일 2020.10.19
  • 디지털 논리 회로 실험 플립플롭 결과 보고서
    디지털 논리 회로 실험 결과 보고서 (5차)실험 8. ... 다행히 첫 번째 실험에서 회로구성에서 계속 실수했던걸 미리 알아서 천천히 회로를 구성하게 되니 이론 값처럼 두 입력의 같이 같을 때 S=1, R=1일때는 논리값 0이 나왔고 서로 다를 ... 때 논리값은 1(5V)에 가깝게 측정이 되었습니다.8-3과 8-4 실험은 계속 IC칩 구성회로 그림을 보고하는데도 이해가 가지 않아서 가장 오래 시간이 걸렸던 실험이었습니다.
    리포트 | 9페이지 | 2,000원 | 등록일 2021.12.31
  • 디지털 논리 회로 실험 디코더 엔코더 결과 보고서
    디지털 논리 회로 실험 결과 보고서실험 5. ... 회로구성을 제대로 못한줄 알고 몇 번이나 계속 회로를 다시 구성해도 같은 값이 나와 조교님께 여쭤보니 7432 IC의 핀 자체가 시간이 오래되면 그 IC핀이 변하게 돼서 어쩔 수 없이 ... 디코더와 인코더◎ 실험 5-1.- 실험 방법 : 7404 IC와 7408 IC 핀 배치도를 참조하여 2x4 디코더 회로를 그림과 같이 구성한다. 7404와 7408의 7번 핀은 접지하고
    리포트 | 8페이지 | 2,000원 | 등록일 2021.12.31
  • 디지털공학개론(디지털IC의 기본 특성, 조합논리회로와 기본플립플롭회로)
    (IC)의 종류(3) 순서논리회로: 기억소자 + 조합논리회로순서논리회로는 조합논리회로에 기억소자를 합한 것으로 회로가 정보를 기억하도록 만든 논리회로이다. ... 동작을 제어하는데 역할- 클록 및 동기 방식에 따라 동기식과 비동기식으로 구분[표2] 플립플롭의 사용 용도디지털 장치의 모든 회로는 조합논리회로와 순서논리회로로 구성되는데 두 가지를 ... 감산기),멀티플렉서, 디멀티플렉서,디코터(해독기) 및 인코더(부호기)RAM, 레지스터, 카운터(계수기),기타 상태 보존 시스템[표3] 조합논리회로와 순서논리회로의 비교(4) 기본플립플롭회로플립플롭회로에서
    리포트 | 4페이지 | 2,000원 | 등록일 2024.01.16
  • 논리회로실험 프로젝트 2, stop watch 설계
    논리회로설계실험 프로젝트 #2Stop watch 설계1. ... 설계 목표BCD, 7 segment, 카운터, Debouncing 등에 대해 조사해보고, 지금까지 학습해왔던 논리회로 설계기술을 이용하여, 분 : 초 : 1/100초를 나타내고 리셋기능과 ... 알려준다.- 숫자 4를 표현한 것은 다음 그림과 같다.4) Counter- Counter란 반복해서 일어나는 현상의 수를 셈하는 장치로 클록 펄스에 따라 수를 세는 계수능력을 갖는 논리회로이다
    리포트 | 14페이지 | 1,500원 | 등록일 2021.10.01
  • 교류및전자회로실험 실험3 순차 논리 회로 기초 예비보고서
    순차 논리 회로 기초실험 개요디지털 논리회로 교과에서 학습한 순차 논리 회로의 동작을 아두이노를 이용해 되풀이해 보고, 패키지 소자들을 이용해 하드웨어 수작업으로 구현했던 과거 회로와 ... 순서 논리회로는 출력을 입력쪽에 연결한 궤환(feedback) 회로를 가지고 있으며, 이를 통해 출력이 논리 동작에 영향을 미친다. ... 이와 같은 특성을 이용하여 플립플롭은 메모리로도 많이 활용된다.플립플롭은 대표적인 순서 논리회로이다.
    리포트 | 8페이지 | 1,000원 | 등록일 2024.06.22
  • 논리회로실험) 7 segment 프로젝트 1 예비
    논리회로설계 실험 예비보고서 #4실험 4. 디코더 & 엔코더1. ... 예비 이론(1) 디코더- 데이터를 어떤 부호화된 형으로부터 다른 형으로 바꾸기 위한 회로와 장치를 가리킨다.- n비트의 2진 코드를 최대 2^n개의 서로 다른 정보로 바꾸어 주는 조합논리회로이고 ... 그러나 연산을 위해서 더 많은 처리와 회로가 필요하다는 단점이 있다.- 주로 숫자의 십진 출력을 요하는 전자 회로와 마이크로프로세서에서 많이 사용되며, 일부는 BCD로 덧셈과 뺄셈
    리포트 | 6페이지 | 1,500원 | 등록일 2021.10.01
  • 논리회로설계실험 스탑와치(stopwatch) 레포트
    논리회로설계 실험 설계과제 보고서주제 : #2 STOPWATCH 설계1. ... 즉 순차회로는 조합회로와 메모리를 합친 것이다.이는 순서논리회로, 프로토콜, 컴퓨터, 컴파일러 등의 동작을 표현, 이해, 설명하고 설계하기 위한 체계적이고 수학적인 방법의 틀을 제공한다
    리포트 | 13페이지 | 7,000원 | 등록일 2021.10.09
  • 논리회로실험 반가산기 전가산기
    2개를 사용한 논리회로논리식② AND 게이트 3개와 OR 게이트 1개를 사용한 논리회로논리식③ AND 게이트 1개와 XOR 게이트 1개를 사용한 논리회로논리식이 외에도 ... 논리회로설계 실험 예비보고서 #2실험 2. 반가산기 & 전가산기1. ... 예비 이론(1) 가산기가산기란 이진수의 덧셈을 하는 논리회로이며 디지털회로, 조합회로의 하나이다.
    리포트 | 5페이지 | 1,500원 | 등록일 2021.10.01
  • 아날로그및디지털회로설계실습 논리함수와게이트
    설계한다.디코더(decoder): n비트의 2진 코드(code) 값을 입력으로 받아들여 최대 2n개의 서로 다른 정보로 바꿔 주는 조합 논리 회로. ... 아날로그 및 디지털회로 설계실습예비 REPORT7. ... 논리함수와 게이트분 반교 수 명실험 날짜제출 날짜조학 번이 름요약 : 여러 종류의 게이트의 기능을 측정하여 실험적으로 이해한다.1.
    리포트 | 5페이지 | 1,000원 | 등록일 2021.12.15
  • CPU의 논리회로 구성에서 연산장치와 제어장치에 대해 설명하세요
    CPU의 논리 회로는 산술 논리 장치(ALU)와 제어 장치(CU)의 두 가지 중요한 구성 요소로 구성된다. ... 두 개의 이진수를 입력으로 받아 다양한 논리 게이트와 회로를 사용하여 처리하고 결과를 생성한다.산술 연산 외에도 ALU는 논리 연산을 처리한다. ... CPU 내에서 산술 논리 장치(ALU)는 산술 및 논리 연산을 수행하는 데 중요한 역할을 한다.ALU는 이진 데이터에 대한 수학적 계산과 논리적 비교를 수행하는 디지털 회로이다. 0과
    리포트 | 4페이지 | 6,000원 | 등록일 2023.08.31
  • [논리회로실험] Decoder & Encoder 예비보고서
    참고네이버 지식백과wikipedia논리회로 강의노트 ... 실험이론1) Decoding- n비트의 2진코드를2 ^{n}개의 서로 다른 정보로 바꾸어 주는 조합 논리회로- 입력 n개, 출력 m개인 디코더를 nXm 디코더라고 하면, n개의 입력 ... 2}O _{1}O _{0}0000010100101001001110002) Encoding- 10진수나 8진수를 입력으로 받아들여 2진수나 BCD와 같은 코드로 변호나 해주는 조합 논리회로
    리포트 | 9페이지 | 1,000원 | 등록일 2021.04.07 | 수정일 2023.03.29
  • 조합논리회로 (전가산기,반가산기)
    논리회로 및 실습결과 레포트1. 제 목 : 조합논리회로(전/반가산기)2. ... 결 과 :1) 전가산기회로를 통해서 구현하면 출력 S는 초기 입력값 2개의 XOR값과 3번째 입력값의 XOR연산 값이고, 출력 C는 처음에 나온 출력값 2개의 XOR 연산값과 3번째
    리포트 | 6페이지 | 1,000원 | 등록일 2021.01.11 | 수정일 2021.01.13
  • 조합논리회로(전가산기,반가산기)
    논리회로 및 실습예비 레포트1. 제 목 : 조합논리회로(전가산기/반가산기)2. 내 용 :1. ... 그림과 같이 A, B를 각각 입력 단자로 하는 논리합은 S, 자리올림은 C로 나온다. ... 그러나 이 AND, OR, NOT 등을 사용한 간단한 회로에서는 더욱 하위에서의 자리올림을 처리하는 것이 불가능하므로 가산 회로로서는 불완전하여 이와 같은 회로를 반가산기라고 한다.입력출력ABSC
    리포트 | 4페이지 | 1,000원 | 등록일 2021.01.11 | 수정일 2021.01.13
  • AI글쓰기 서비스 오픈
  • 파트너스 등급업 이벤트
AI 챗봇
2024년 08월 15일 목요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
4:39 오전
New

24시간 응대가능한
AI 챗봇이 런칭되었습니다. 닫기