• 통큰쿠폰이벤트-통합
  • 통합검색(814)
  • 리포트(799)
  • 시험자료(9)
  • 방송통신대(3)
  • 자기소개서(2)
  • 논문(1)

"논리회로실험16" 검색결과 1-20 / 814건

  • [디지털 논리회로 실험] 16장. 동기식 카운터 결과레포트
    논리회로실험 A반결과 보고서16장동기식 카운터5조이름학번실험일15.06.02제출일15.06.09측정 전압 ? ... , SN74LS76AN, HD74LS76AP실험16.2 동기식 다운 카운터(1) IC 7476(Dual JK Flop-Flop)2개를 이용한 동기식 다운 카운터회로회로도이다. ... *실험 사진 *오실로스코프 파형*표16.2 - 고찰 -클록수()Q _{D} ``````Q _{C} ``````Q _{B} ``````Q _{A}십진수초기화1 1 1 11511 1 1
    리포트 | 3페이지 | 1,500원 | 등록일 2016.01.14 | 수정일 2022.10.09
  • [디지털 논리회로 실험] 16장. 동기식 카운터 예비레포트
    논리회로실험 A반예비 레포트16장동기식 카운터5조이름학번실험일15.06.02제출일15.06.021. ... 이 장의 실험 목적에 대하여 기술하시오.- 동기식 카운터의 회로구성과 동작원리를 알아본다.- 동기식 2진 업(UP) 카운터의 동작원리에 대해 이해한다.- 동기식 2진 다운(DOWN) ... 왼쪽 그림에 4Bit 동기식 다운카운터 회로도를 나타내었다.클록이 발생할 때마다 카운터 값은 감소하게 된다.
    리포트 | 3페이지 | 1,000원 | 등록일 2016.01.14 | 수정일 2022.10.09
  • 전자회로실험 16장 bjt논리 반전기 예비
    실험5.1) 논리 반전기 회로의 입출력 전압전달 특성1) 그림 16.4의 회로를 ,그리고 로 하여 브레보드상에구성하라. ... 목적1) 논리 반전기의 회로기능과 중요한 특성들을 이해한다.2) BJT를 이용한 논리 반전기 회로실험을 통해 이해한다.2.예비지식2.1 이상적인 디지털 논리 반전기논리 반전기는 ... 하라.3.2) 논리 반전기 회로의 입출력 전압파형1) 그림 16.4의 회로에서,그리고 이고 트랜지스터의β = 150 이다.2) 회로의 입력에 tr = tf = 1us이고 폭 PD
    리포트 | 8페이지 | 1,500원 | 등록일 2012.11.04
  • 디지털 회로 실험 및 설계 - Multiplexer, DeMultiplexer 실험, JK Flip Flop 순차회로 실험 2
    회로도? 이론값? 실제 실험 결과※ S0 = 2분주 ※ S1 = 4분주※ S2 = 8분주 ※ S1 = 16분주? ... 회로도? 이론값? 실제 실험 결과※ S0 = 2분주 ※ S1 = 4분주※ S2 = 8분주 ※ S1 = 16분주? ... 결과분석- 여러 출력 단자 중에서 하나로 데이터를 내보내는 조합 논리회로인 DeMUX를 잘 활용한 실험 결과였다.- 이론값대로 결과 잘 나왔고, 전압 레벨 또한 High는 4.45V
    리포트 | 15페이지 | 3,000원 | 등록일 2023.09.22 | 수정일 2023.09.24
  • 디지털 회로 실험 및 설계 - JK Flip Flop, D, T Flip Flop 실험 2
    010000->110- 실험결과JKCLKQQ출력Q'Q'출력010->100.16V14.52V011->000.17V14.5V000->100.16V14.5V001->000.15V14.5V100 ... 회로도, 이론값, 실험결과, 결과분석실험1) 다음 회로를 구성하고, 표를 완성하시오.- 이론값JKQQ'0*************101101- 실험결과J=0, K=1, Q'=1 J=0 ... 디지털회로실험및설계 결과 보고서 #3( JK Flip-Flop 실험, D, T Flip-Flop 실험 )과 목담당교수제 출 일학 번이 름?
    리포트 | 15페이지 | 3,000원 | 등록일 2023.09.22 | 수정일 2023.09.24
  • 광운대학교 전기공학실험 실험3. 부울대수와 논리조합 결과레포트 [참고용]
    실험 명부울대수와 논리조합2. 실험 개요부울대수의 기본 공리와 정리를 이해하고 논리회로로 표현하여 간단화하는 방법을 익힌다. ... 16 측정결과(7) 예비보고서 7항의 두 회로를 구성하고 실험을 통해 진리표를 작성하라.그림 18 실험7 만능기판 사진도표 8 진리표ABF1F2이론값측정값오차이론값측정값오차00110110010000001000000011110110그림 ... 고찰본 실험을 통해 확인 할 수 있는 것은 회로를 부울대수로 나타내고 부울대수조작을 통해 간단화 한 후 다시 회로로 나타내어 논리회로를 간단화 할 수 있다는 것이다.
    리포트 | 8페이지 | 1,500원 | 등록일 2024.01.01
  • 디지털 회로 실험 및 설계 - Multiplexer, DeMultiplexer 실험, JK Flip Flop 순차회로 실험 1
    실험목표① 멀티플렉서의 회로 구성과 동작을 실험한다.② 디멀티플렉서의 회로 구성과 동작을 실험한다.③ JK F.F를 이용하여 동기/비동기 카운터를 실험하고 이해한다.2. ... 멀티플렉서- 멀티플렉서(MUX : MUltipleXer)는 여러 입력 데이터 중에서 하나를 선택하는 조합 논리회로이다. ... 디지털회로실험및설계 예비 보고서 #4( Multiplexer, DeMultiplexer 실험 / JK Flip-Flop을 이용한 순차회로 실험 )과 목담당교수제 출 일학 번이 름1.
    리포트 | 19페이지 | 3,000원 | 등록일 2023.09.22
  • 전기및디지털회로실험 실험8 예비보고서
    전기및디지털회로실험예비레포트담당교수 :학과 :학번 :이름 :목차실험실험 개요이론 조사실험 기기예비보고서 문제풀이실험 순서실험실험 8. 숫자표시기와 응용2. ... 이 숫자표시기 회로는 이후의 실험에서 숫자를 나타내기 위해 자주 등장하므로 이를 사용하는 회로의 구성과 사용법을 완벽하게 익혀 놓도록 한다.이론조사-7 세그먼트 표시기7세그먼트 표시 ... 각 획 별로 필요한 다른 하나의 핀은 장치에 따라 공용 (+)극이나 공용 (-)극으로 배당되어 있기 때문에 소숫점을 포함한 7세그먼트 표시 장치는 16개가 아닌 9개의 핀만으로 구현이
    리포트 | 6페이지 | 1,000원 | 등록일 2023.06.30
  • 실험6. 산술논리연산회로 결과보고서
    논리연산회로의 경우, A와 B가 가지는 경우 4가지에 해당하는 결과값을 모두 확인하여 총 16번의 경우를 확인했다. ... 고찰이 실험은 산술논리회로논리연산회로를 결선하여 기능에 맞게 출력값을 확인하는 실험이었다. 실험 6.1에서는 그림 1의 회로대로 산술연산회로를 결선했다. ... (그림 11-26) 위 실험을 통해, 산술연산회로논리연산회로의 원리와 기능, 그리고 작동에 대해서 알게 되었다.위 실험에서는 특별히 오차를 관측할 수는 없었지만, 결결선에 있어서
    리포트 | 12페이지 | 1,500원 | 등록일 2022.05.26
  • [A+] 중앙대학교 아날로그및디지털회로설계실습 9차 결과보고서
    아날로그 및 디지털 회로 설계 실습결과보고서설계실습 9. 4-bit Adder 회로 설계소속중앙대학교 창의ICT공과대학 전자전기공학부학수번호실험 조x조조원 이름작성자실험날짜2023.11.16제출날짜2023.11.234 ... 수치를 포함하여 요약한다.이번 9차 실험실습에서는 입력 조합에 따라 출력이 결정되는 조합 논리 회로를 설계하는 방법을 익히고, 조합 논리 회로의 가산기 회로 중 전가산기 회로를 설계하였다 ... 잘 되었다면 그 근거는 무엇이며 잘 안되었다면 그 이유를 생각하여 서술한다.논리 게이트를 이용하는 실험실습은 정확한 전압 값을 측정하기 보다는 논리값인 1과 0에 해당하는 LED의
    리포트 | 7페이지 | 1,000원 | 등록일 2024.02.17
  • 전기및디지털회로실험 실험3 예비보고서
    전기및디지털회로실험예비레포트담당교수 :학과 :학번이름 :목차실험실험 개요이론 조사4. 실험 기기예비보고서 문제풀이실험 순서참고 문헌실험실험 3. 부울대수와 논리조합2. ... (x')'=x14. x+y·z=(x+y)·(x+z) 16. ... 실험 개요(1) 부울대수의 기본 공리와 정리를 이해한다.(2) 부울대수식을 논리회로로 표현하고 간단화하는 방법을 익힌다.(3) 드모르강의 정리를 이해하고 부울대수에 활용하는 방법을
    리포트 | 10페이지 | 1,000원 | 등록일 2023.06.30
  • 전기및디지털회로실험 실험6 예비보고서
    전기및디지털회로실험예비레포트담당교수 :학과 :학번 :이름 :목차실험 명2실험 개요2이론 조사2실험 기기6예비보고서 문제풀이6실험 순서7참고 문헌16실험실험 6. ... 논리조합회로의 설계2. 실험 개요논리게이트의 조합으로 복잡한 논리적 함수관계를 구현하는 연습을 행한다. ... 실험 순서(*실험 2에서와 같이 실험과정은 스위치를 사용하고 출력은 트랜지스터에 의해 구동되는 led로 표시되도록 한다.)(1) 예비보고서 1항의 회로를 결선하고 원래의 진리표와 일치하는지
    리포트 | 16페이지 | 1,000원 | 등록일 2023.06.30
  • 서강대학교 21년도 디지털논리회로실험 2주차 보고서 (A+자료) - Logic Gates, FPGA
    디지털논리회로실험 2주차 실험 보고서목적- TTL logic gates의 동작 방법을 익히고, Logic level과 noise margins, fanout에 대해 이해한다.- Gates를 ... 간단히 하고, cost도 줄일 수 있다는 것을 알 수 있다.STEP 9:그림16 – 74LS03을 이용한 회로그림 16과 같이 회로를 구성한다.datasheet를 통해 74LS00과 ... TTL 논리회로에서는 입력과 출력 전류, 전압에 대한 기준이 있다.
    리포트 | 20페이지 | 2,000원 | 등록일 2022.09.18
  • 광운대학교 전기공학실험 실험1. 기본 논리게이트 결과레포트 [참고용]
    15 A=0, B=0, F1측정결과그림 16 A=0, B=0, F2측정결과6) 예비보고서 6항의 회로를 구성하고 진리표를 확인해라그림 17 실험6 만능기판 사진ABF1F2이론값측정값오차 ... 실험실험 2. 기본 논리게이트2. ... %00000011101011011000그림 21 측정결과실험 5~7 분석: 나머지 위의 실험 1~4에서와 같이 결과값을 분석했으며 위의 표를 통해 회로 구성이 올바르게 됐고, 논리게이트가
    리포트 | 12페이지 | 1,500원 | 등록일 2023.12.29 | 수정일 2024.01.06
  • 전기및디지털회로실험 실험2 결과보고서
    보통의 74계열의 TTL에서 싱크전류는 16mA까지 가능하고 소스전류는 0.25mA까지 가능한데, 실험회로마다 경우에 맞게 LED를 점등시키려할 때 싱크전류가 적합했다면 다이오드를 ... 전기및디지털회로실험결과레포트담당교수 :학과 :학번 :이름 :목차실험 명2실험 개요2실험 결과2결과 보고서10실험 고찰11실험실험 2. 기본 논리게이트2. ... 실험 고찰이번 실험에서는 논리게이트 실험을 통해 논리회로를 브레드보드에 결선함으로써 부울대수와 그에 대한 진리표를 확인하고, IC의 특성과 사용방법에 대해 알 수 있었다.
    리포트 | 12페이지 | 1,000원 | 등록일 2024.03.12
  • 디지털 논리회로의 전압특성과 지연시간 결과레포트
    실험 22 : 디지털 논리회로의 전압적 특성과 지연시간1. ... 이번 실험을 통해 디지털 논리회로의 동작전압, 지연시간 등을 측정하여 디지털 논리회로의 특성을 알게 되었다. ... 고찰이번 실험의 목적은 2진수를 전압으로 처리하는 디지털 논리회로의 동작전압, 지연시간 등을 측정하여 회로의 특성을 파악하는 실험이다.
    리포트 | 2페이지 | 1,000원 | 등록일 2022.04.28
  • [A+] 중앙대학교 아날로그및디지털회로설계실습 9차 예비보고서
    아날로그 및 디지털 회로 설계 실습예비보고서설계실습 9. 4-bit Adder 회로 설계소속전자전기공학부학수번호실험 조x조조원 이름작성자실험날짜2023.11.16제출날짜2023.11.161 ... 실습 목적조합논리회로의 설계 방법을 이해하고 조합논리회로의 한 예로 가산기 회로를 설계한다.2. ... S의 2-level 회로 의 2-level 회로(D) XOR gate 를 이용하여 보다 간소화된 다단계 조합 논리 회로를 설계한다.
    리포트 | 8페이지 | 1,000원 | 등록일 2024.02.17
  • 디지털회로실험 동기식 카운터, 비동기식 카운터
    실험 과정실험 1) MOD-16 DOWN 카운터 회로와 7-segment 표시- 그림과 같이 회로를 결선한 후, PR을 접지에 연결했다가 다시 +5V에 연결한다.- 함수 발생기로부터 ... 첫 번째 플립플롭만이 Clock purse에 반응하고, 나머지 모든 플립플롭은 Clock purse에 동기되지 않은 상태에서 출력을 바꾸기 때문이다.비동기식 카운터는 동작 및 논리회로의 ... , 함수발생기, 저항 330Ω 7개, 7-segment 1개, 74LS190 1개, 74LS47개-실험 결과실험 1) MOD-16 DOWN 카운터 회로와 7-segment 표시표 15
    리포트 | 7페이지 | 2,000원 | 등록일 2023.10.24
  • 광운대학교 전기공학실험 M3. 숫자표시기(7-SEGMENT LED) 응용 예비레포트 [참고용]
    실험 개요기존에 수행했던 숫자표시기 회로의 동작을 아두이노를 이용하여 보다 효율적으로 구성해보고 과거 회로와 비교해 어떠한 부분을 프로그램으로 대체가능했는 지를 분석하여 응용방안을 ... 실험명M3. 숫자표시기(7-SEGMENT LED) 응용2. ... 공통캐소드형과 공통아노드형에 따라 정논리와 부논리로 나뉘며 공통캐소드형을 활용하는 부논리 LED는 저항을 거쳐 sink되는 과정이 필요하며, 이때 저항을 거치더라도 전류가 충분히 흐르도록
    리포트 | 7페이지 | 1,500원 | 등록일 2024.01.02
  • 디지털 회로 실험-논리함수의 간략화
    디지털 회로실험실험4. 논리함수의 간략화1. 목적-드모르간의 정리를 실험적으로 증명한다.-카노프맵에 의한 논리함수의 간략화를 익힌다.2. ... [1]들이 인접한 셀끼리 그림2-1, 2-2, 2-3과 같이 1, 2, 4, 8, 16개의 단위로 묶는다. ... C=(A+B)’, (A+B)’=A’B’카노프 맵(Karnaugh Map)을 이용한 논리회로의 간소화 : 카노프 맵은 부울 대수식을 간소화하기 위한 체계적인 방법으로 논리회로의 진리표를
    리포트 | 11페이지 | 2,000원 | 등록일 2022.09.10
  • 유니스터디 이벤트
AI 챗봇
2024년 09월 24일 화요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
7:30 오후
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
9월 1일에 베타기간 중 사용 가능한 무료 코인 10개를 지급해 드립니다. 지금 바로 체험해 보세요.
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감
방송통신대학 관련 적절한 예)
- 국내의 사물인터넷 상용화 사례를 찾아보고, 앞으로 기업에 사물인터넷이 어떤 영향을 미칠지 기술하시오
5글자 이하 주제 부적절한 예)
- 정형외과, 아동학대