• 파일시티 이벤트
  • LF몰 이벤트
  • 서울좀비 이벤트
  • 탑툰 이벤트
  • 닥터피엘 이벤트
  • 아이템베이 이벤트
  • 아이템매니아 이벤트
  • 통합검색(1,992)
  • 리포트(1,920)
  • 시험자료(30)
  • 자기소개서(27)
  • 방송통신대(11)
  • 서식(3)
  • 노하우(1)

"가산기 실험" 검색결과 1-20 / 1,992건

  • 논리회로실험가산기가산기
    논리회로설계 실험 예비보고서 #2실험 2. 반가산기 & 전가산기1. ... 고찰이번 예비실험에서는 반가산기와 전가산기에 대해 알아보게 되었다. ... 실험시간에는 이번에 작성하였던 반가산기를 이용해 전가산기를 작동하게 할 텐데 반가산기를 2개 작성하는 등 더욱더 복잡해지기 때문에 쉽지않은 실험이 될 것 같다.
    리포트 | 5페이지 | 1,500원 | 등록일 2021.10.01
  • 가산기, 감산기 실험보고서
    그러므로 Breadboard 내부의 도선 저항을 고려하지 않았기에 회로 내 실제 저항값과 이론적 저항 값의 차이로 인해 오차 발생이 존재하며, 이는 가산기와 감산기의 을 구하는데 ... 영향을 미친다.3) 띠저항 오차이번 실험에서는 사용한 띠저항 소자에는 오차가 존재한다. ... 띠저항의 오차는 최대 ±까지 가능하며, 이번 실험에 사용한 저항 소자의 경우 최대 ±(금색띠)의 오차를 가지고 있으므로, 이는 회로 전압 이 득 G값을 구하는데 영향을 미친다
    리포트 | 7페이지 | 1,000원 | 등록일 2023.01.18
  • [디지털실험] 반가산기와 전가산기 예비리포트
    - 실험제목반가산기와 전가산기- 목적(1) 반가산기와 전가산기의 원리를 이해한다.(2) 가산기를 이용한 논리회로의 구성능력을 키운다.- 이론(1) 2진 연산(Binary Arithmetric ... 같이 두 개의 반가산기와 1개의 OR 게이트로 구성할 수 있다.- 실험 준비물(1) 전원공급기(GW GPC-3020A) 1대(2) 오실로스코프(3) 브래드보드- 예비 과제(1) 이론 ... 부분을 이해하고 AND, OR 및 NOT 게이트만을 사용하여 전가산기를 설계하라.(2) 전가산기의 출력이 S = A+B+C, 임을 진리표를 사용하여 확인하여라
    리포트 | 2페이지 | 1,500원 | 등록일 2020.05.21
  • 디지털 회로 실험-가산기와 감산기
    디지털 회로실험실험6. 가산기와 감산기1. 목적-반가산기와 전가산기의 원리를 이해한다.-반감산기와 전감산기의 원리를 이해한다.-2진병렬 가산기의 원리를 이해한다.2. ... 토론(실험 내용 요약, 결과와 이론 비교, 실험결과 및 느낀 점 등)1) 실험 내용 요약 : 반가산기와 전가산기, 반감산기와 전감산기 또 2진병렬 가산기의 원리를 이해하고 입력에 따른 ... 실험6은 전가산기 회로를 직접 시뮬레이션 해본 결과이다. 위에 실험2 전가산기회로와 동일하게 출력되는 것을 확인할 수 있었다.
    리포트 | 18페이지 | 2,000원 | 등록일 2022.09.10
  • [제어공학실험] 가산기회로
    실험순서 및 결과】…(5~10p)1. 【실험목적】연산증폭기를 이용한 2입력 가산기 회로의 동작을 이해한다.2. ... 【실험회로】3.2 반전 가산기회로( V1 > V2 일 경우 )3.3 반전 가산기회로( V12은 +, V2는 ?이고 크기가 같을 경우 )4. ... 실험 2. 가산기 회로(ADDER)-목차-1. 【실험목적】…(2p)2. 【기본이론】…(2~3p)3. 【실험회로】…(4p)4. 【사용기기 및 재료】…(4p)5.
    리포트 | 9페이지 | 1,500원 | 등록일 2020.04.06
  • [전자회로] Pspice (전가산기와 반가산기) 실험 레포트
    고찰● 시뮬레이션 조건- 반가산기 : 0s ~ 4sA : 0/0/1/1, B : 0/1/0/1- 전가산기 : 0s ~ 8sA : 0/0/0/0/1/1/1/1, B : 0/0/1/1/ ... 또 반가산기의 carry 인 AB 를 구하여 입력 값 A, B에 따른 sum 이 0/1/1/0 을, carry 값이 0/0/0/1 을 가지므로 예비 레포트에서 조사한 반가산기와 비교한 ... 결과 같은 값을 가진다는 것을 알게 되었다.전가산기의 구현에서는 S = z ?
    리포트 | 6페이지 | 2,000원 | 등록일 2020.11.30
  • 디지털회로실험 가산기, 감산기 실험 레포트
    디지털회로실험실험보고서제목 : XOR 게이트(XOR, 1비트 비교기, 보수기)가산기와 감산기(전가산기, 전감산기)1. ... 기본 이론- 비교기- 비교기는 2개의 전압이나 전류를 비교하고 더 큰 쪽을 가리키는 디지털 신호를 출력하는 장치이다.- 2진 비교기는 두 2진수 값의 크기를 비교하는 회로이다. ... 논리회로 - [표 3] 비교기 진리표입력출력ABA=BA !
    리포트 | 10페이지 | 1,500원 | 등록일 2020.12.13
  • 논리회로설계실험_반가산기/전가산기 결과레포트
    논리회로설계 실험 결과보고서 #2실험 2. 조합회로 설계1. 실험 목표반가산기와 전가산기에 대해서 이해하고, 반가산기와 전가산기를 세 가지 모델링 방법으로 설계한다. ... 이를 모듈화하여 4bit와 8bit 병렬 가산기까지 그려본다.2. 실험 결과- 실험 1. ... 덧셈이 성공적으로 이루어지는 것을 확인할 수 있었다.- 실험 3. 8비트 병렬 가산기를 설계하시오.1) Schematic Design전가산기를 모듈화 하여 만든 4bit adder실습자료의
    리포트 | 12페이지 | 2,500원 | 등록일 2021.10.09
  • 실험2. 가산기 예비보고서
    실험2. 가산기1. 실험 목적본 실험을 통해■ 반가산기에 대해 알아본다.■ 전가산기에 대해 알아본다.■ 2비트 덧셈기에 대해 알아본다.2. ... 실험방법 및 순서5.1 예비보고에서 설계한대로 7400계열의 NAND 게이트들을 연결하여 반가산기를 구현하라. ... 실험 예비 보고(생략) 별도 첨부4. 실험기자재 및 부품4.1 사용기기■ 디지털 멀티미터■ 전원 공급기4.2 사용부품■ AND 게이트■ OR 게이트■ NAND 게이트■ 인버터5.
    리포트 | 5페이지 | 1,500원 | 등록일 2022.05.26
  • 논리회로실험 병렬 가산기 설계
    논리회로설계 실험 예비보고서 #3실험 3. 병렬 가산기 설계1. ... 실험 목표1의 보수와 2의 보수에 대해 학습하고 병렬가산기, 병렬 가감산기를 논리기호를 사용하지 않고 설계하고 작동방법에 대해 알아보아 둘의 차이점에 대해 알아본다. ... 실험 내용- 실험 1.
    리포트 | 6페이지 | 1,500원 | 등록일 2021.10.01
  • 충북대 기초회로실험가산기 및 전가산기 예비
    가산기 및 전가산기(예비보고서)실험 목적(1) 반가산기와 전가산기의 원리를 이해한다.(2) 가산기를 이용한 논리회로의 구성능력을 키운다.이론(1) 2진 연산(Binary Arithmetic ... 실험 6. ... 개의 반가산기와 1개의 OR 게이트로 구성할 수 있다.예비과제(1) 이론 부분을 이해하고 AND, OR 및 NOT 게이트만을 사용하여 전가산기를 설계하라.S _{n} `=` bar
    리포트 | 2페이지 | 1,000원 | 등록일 2021.09.10
  • 충북대 기초회로실험가산기 및 전가산기 결과
    가산기와 전가산기를 논리게이트를 이용하여 실제 회로로 구성하고 진리표를 작성해보는 실험이었다. ... 이번 실험을 통해 디지털 공학에서 배운 반가산기와 전가산기의 원리가 실제 회로 상에서도 성립한다는 것을 확인해볼 수 있었다. ... 반가산기 및 전가산기(결과보고서)실험 결과(1) 다음 회로를 구성하고 진리표를 작성하라.ABS[V]C[V]000.001280.0955015.080.0961105.080.0962110.001644.49
    리포트 | 1페이지 | 1,000원 | 등록일 2021.09.10 | 수정일 2021.09.15
  • 가산증폭기 - 전기전자실험2
    실험 4가산증폭기담당교수분반, 조조장조원조원제출 날짜목차1. 실험 목적2. 관련 이론(1) 연산증폭기(2) 가산증폭기3. 설계4. 실험1. ... 실험 목적(1) 가산기 회로를 구성하고, 전압이득을 구해본다.(2) 정현파와 삼각파를 인가해 출력파형의 변화를 확인한다.2. ... 두 입력측에 대한 가산 연산 증폭기의 두 입력 측을 사용하는 가산 증폭기은 비반전과 반전입력을가진 가산기 회로이다.
    리포트 | 7페이지 | 2,000원 | 등록일 2022.09.18 | 수정일 2022.09.19
  • 디지틀 논리회로 실험6 가산기와 감산기
    실험 6. 가산기와 감산기실험 목적 실험목적 반가산기와 전가산기의 원리를 이해한다 . 반감산기와 전감산기의 원리를 이해한다 . 가산기와 감산기의 동작을 확인한다 . ... 가산과 감산을 할 수 있는 회로를 설계하는 방법을 익힌다 .이 론실험 순서 7408,7486 회로를 사용해 반가산기 회로를 구성한다 . 7408,7486,7432 회로를 사용해 전가산기 ... 2 진 4bit 전감산기와 전가산기결과분석 및 결론 먼저 반가산기와 전가산기를 구성해보았고 반감산기와 전가산기 그리고 2bit 병렬 2 진 가산기 회로까지 회로를 잘 구성하였다 .
    리포트 | 13페이지 | 2,000원 | 등록일 2019.10.03 | 수정일 2021.10.17
  • 디지털회로실험 가산기 결과보고서
    고찰이번 실험을 통해 2진수 시스템에서 반가산기와 전가산기에 대해 알아보고 NAND게이트를 통해 구현해보았다. ... 반가산기와 전가산기를 구성할 때 점프선의 연결이 굉장히 복잡했는데, 점프선의 부족으로 인해 마지막 실험은 하지 못했다. 반가산기는 2진수의 덧셈을 수행하는 논리회로이다. ... 실험을 통해 2진수 계산을 할 때 발생하는 carry를 전가산기와 반가산기에서 어떻게 처리하는지 공부한 것을 확인 할 수 있었다.이론적으로 반가산기는 캐리를 0으로 두기 때문에 캐리쪽의
    리포트 | 4페이지 | 1,500원 | 등록일 2021.04.16
  • [논리회로실험] 실험3. 가산기&감산기 결과보고서
    고찰기본적인 Logic gate를 이용해서 가산기와 감산기를 구성해보고 반가산기와 전가산기, 반감산기와 전감산기에 대해 학습하여 실험을 통해 예상 값과 비교해보았다.실험 1의 경우 ... 이 때 출력 값은 다이오드를 연결하여 확인하였으며 실험 결과 예상 값과 동일하게 나왔다.실험 2의 경우 반가산기 2개와 OR 게이트를 이용하여 전가산기를 구성해보았는데 이는 실험 1의 ... 반가산기와 마찬가지로 두 개의 입력과 두 개의 출력이 나타나며 진리표도 예상 결과 값과 동일하게 나왔다.* 실험 4 : 전감산기1) 실험 과정- 주어진 회로를 설계한다.- 출력 결과를
    리포트 | 5페이지 | 1,000원 | 등록일 2023.03.28
  • 디지털 회로 실험 - 실험2. 가산기 결과보고서
    고찰이 실험은 반가산기와 전가산기를 직접 결선해보고 결과를 확인하는 실험이었다. 앞선 실험에서 사용했던 NAND 게이트를 이용해서 반가산기와 전가산기를 결선하였다. ... 결선에 앞서, 실험 이론 보고에서 두 가산기의 진리표를 작성하고 카르노맵을 이용해 식을 정리하여 결선하였다.각 가산기의 설계도는 과 와 같다. ... 반가산기는 자리 올림 수(Cin)가 없는 경우를 반가산기라 하였고, 전가산기는 자리 올림 수(Cin)가 있는 경우를 전가산기라 하였다.
    리포트 | 8페이지 | 1,500원 | 등록일 2022.05.26
  • [논리회로실험] 가산기&감산기 예비보고서
    실험목적1) Logic gate를 이용해서 가산기와 감산기를 구성한다2) 디지털 시스템의 기본 요소인 가산기와 감산기의 기본 구조 및 동작원리를 이해한다.2. ... 가산기 & 감산기1. ... B 로 표현ABSC*************1012) 전가산기- 2개의 비트 A, B와 자리올림 Ci를 더해 합 S와 Co를 출력하는 조합회로- 반가산기 2개를 사용하여 전가산기 구성
    리포트 | 7페이지 | 1,000원 | 등록일 2021.04.06 | 수정일 2023.03.29
  • 디지털 실험 7장(가산기,감산기) 결과보고서
    수의 가산기 설계를 완성한다.2. ... 이 번 실험도 사실 완벽히 이해하지 못했다. 감,가산기를 이용하는데 7485 비교기를 사용하는 이유는 무엇인지, 나는 단지 추측할 뿐이었다. ... 실험목적- 가산, 감산 연산을 구현해 본다.- 4비트 2진수를 Excess – 3 코드로 변환하는 변환기를 설계, 구현, 실험한다.- 3 오버 플로우(overflow) 검출로 부호화
    리포트 | 6페이지 | 3,000원 | 등록일 2019.12.17
  • 부경대학교 전자회로실험 보고서 가산기
    실험과정 5.1과 5.2에서 구현한 반가산기와 전가산기를 연결하여 2 비트의 덧셈기를 완성하라. ... 우리는 NAND게이트를 이용하여 반가산기, 전가산기, 2bit 덧셈기를 구현했다. (실제로 전가산기와 2bit 덧셈기는 구현하지 못했다. ... (해당 회로는 실험과정 5.3에서 재사용하므로 해체하지 않는다.)A (V)B (V)S (V)Cout (V)*************1015.2 마찬가지로 전가산기를 구현하고 출력 단자에
    리포트 | 4페이지 | 4,000원 | 등록일 2020.06.03 | 수정일 2024.08.04
  • AI글쓰기 서비스 오픈
  • 파트너스 등급업 이벤트
AI 챗봇
2024년 08월 16일 금요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
7:15 오전
New

24시간 응대가능한
AI 챗봇이 런칭되었습니다. 닫기