• 통큰쿠폰이벤트-통합
  • 통합검색(1,138)
  • 리포트(1,130)
  • 자기소개서(3)
  • 시험자료(3)
  • 논문(2)

"DC-AMPLIFIER" 검색결과 641-660 / 1,138건

  • 센서공학 [Capacitive Displacement Sensor 설계]
    설계 사양- 측정 범위 : 100 ㎛ 이상- 간극 센서 크기 : 4 ㎠ 이하- 감도 : 1mV/㎛ 이상- 비선형성 : ± 1% FS 이하- 측정 주파수 대역 : DC - 100 Hz3 ... Capacitance의 변화가 비교적 적기 때문에 amplifier를 이용해 수 배~ 수십 배 가량 증폭해야 할 필요성이 있다.II. 설계1. ... ( BECAUSE omega _{c} =2 pi f _{c} = {1} over {RC} RIGHT )##```````=5000Hz 2) 차단 주파수차단주파수는 측정 주파수 대역(DC
    리포트 | 11페이지 | 4,000원 | 등록일 2014.05.13
  • 29. 선형 연산 증폭기 회로
    관련이론(1) 연산증폭기 (Op-Amp)연산증폭기(operational amplifier : Op-Amp)란 덧셈, 뺄셈, 곱셈, 나눗셈, 미분, 적분, 등의 수학적 연산 기능을 수행할 ... 실험 목적(1) 선형 연산 증폭기 회로에서 DC 전압과 AC 전압을 측정한다.(2) 연산증폭기를 사용하여 만든 다양한 증폭기의 전압이득을 계산한다.2. ... 입력 신호는 inverting imput와 non-inverting input으로 두 전압을 받아들인다.
    리포트 | 6페이지 | 1,000원 | 등록일 2013.05.02
  • 29. 선형 연산 증폭기 회로
    관련이론(1) 연산증폭기 (Op-Amp)연산증폭기(operational amplifier : Op-Amp)란 덧셈, 뺄셈, 곱셈, 나눗셈, 미분, 적분, 등의 수학적 연산 기능을 수행할 ... 실험 목적(1) 선형 연산 증폭기 회로에서 DC 전압과 AC 전압을 측정한다.(2) 연산증폭기를 사용하여 만든 다양한 증폭기의 전압이득을 계산한다.2. ... 입력 신호는 inverting imput와 non-inverting input으로 두 전압을 받아들인다.
    리포트 | 6페이지 | 1,000원 | 등록일 2013.05.02
  • FEEDBACK PRINCIPLES USING AN OP-AMP BUILDING BLOCK-예비 보고서
    equipment- two variable dc supplies (0 to 20V)- a waveform generator- a DVM with 2 2/1 or 3 digits and ... Amplification of a 20-MHz sequence by (a)10-MHz amplifier and (b) cascade of two 100-MHz feedback amplifiers ... op-amp, provided in an 8-pin dual-in-line packagecontaining two independent amplifiers2) two junction
    리포트 | 13페이지 | 1,000원 | 등록일 2011.06.02
  • (전실결과)TR AC Amp
    회로의 DC bias를 구하여 β를 구하였다.2. β를 이용하여 spec에 맞는 amplifier 회로를 design한다.Specification에 맞게 설계한 회로이때 출력 파형은 ... ---------------------------실험목적1개의 TR을 이용하여 아래와 같은 Specification을 만족하는 Amplifier를 설계한다.특성곡선 그리기 및 회로의 ... 베타의 변화에 둔감해야 하므로 voltage divider회로를 이용하여서 amplifier회로를 구성하였다.
    리포트 | 6페이지 | 6,000원 | 등록일 2012.03.21 | 수정일 2015.09.04
  • 서강대학교 전자회로실험 4주차 결과보고서
    Difference Amplifier회로를 분석하면 전압 분배기의 적절한 비는가 된다. 이것으로부터 우리는 R1 : R3 = R2 : R4을 얻을 수 있다. ... 반전 증폭기(DC 증폭기)DC전압을 인가하여과의 저항비에 따라가 어떻게 변하는지 측정해보았다.과의 비는 증폭기의 Closed-Loop Gain이 된다. ... 반전 증폭기(1) 반전증폭기 ( DC 증폭기 )RR(kΩ)RF(kΩ)VinVoutAV = -RF/RRAV = Vout/Vin오차율(%)1047+1-4.84-4.70-4.842.8910100
    리포트 | 7페이지 | 1,000원 | 등록일 2013.04.12
  • 증폭기 설계 과제
    Power Amplifier Design ResultDesign power amplifier whose PAE(Power-added efficiency)is as high as possible ... PAE=(RF out – RF in)/dc PAE will have a frequency weighting factor of (GHz)^0.25 Ground rules Frequency ... *3.Input / Output Matching Line*- Input Impedance : 2.05 –j17.3 - Output Impedance : 7.95+j6.64.Stability
    리포트 | 9페이지 | 2,000원 | 등록일 2011.01.24
  • 실험1. PSPICE 이론 및 실습 예비보고서
    카드- 반드시 입력의 맨 첫 줄에 기록- 명령에 상관없음Ex) Test of Operational Amplifier.END- 맨 끝에 기록Ex) .ENDComment 카드- 주석처리 ... 해석의 종류DC(직류)신호 해석- 모든 신호 주파수가 0일 때- 인덕터(short), 커패시터(open)- 교류 : 직류 동작 점에서 파라미터- 직류 전달 곡선Ex) .DC VIN ... VSTART VSTOP VINCR.DC VIN -5V 10V 0.25VAC(교류)신호 해석- 주파수의 함수- 비선형 소자의 선형화된 소신호 모델- 전압이득, 전류이득, transimpedance
    리포트 | 5페이지 | 2,000원 | 등록일 2012.03.19
  • lab9-pre BJT Amp의 주파수 특성
    Peak to Peak값은 Max Min 함수를 사용하였다.그림 CB amp② CB Amplifier- DC 동작점** netlist of CB ampVcc 1 0 12.278Q1 ... CE, CB, CC amplifier에 대하여 각각 DC 동작점을 측정하고, Mid band Response, High(Low) Frequency Respose를 실험적으로 확인해 ... - DC 동작점** netlist of CE ampVcc 1 0 DC +15VVee 2 0 DC -10.7VQ1 8 6 7 npn1Rc 1 8 10kRb 4 6 10kRe 7 2 10kRs1
    리포트 | 6페이지 | 1,000원 | 등록일 2010.08.29
  • 9조 post 8주 p-mos(CMOS Inverter)
    5V로 변화 시키면서 (0.25V Step) 출력 VO 값을 측정하여DC 전달 함수 그래프를 구하시오.실제로 측정한 결과 아래와 같이 측정이 되었다. ... 이론과 비교해 봄으로써, 다음주에 있을 MOSFET amplifier의 Bias Circuit로 제대로 동작 할 수 있음을 확인 하였다.Data & results실험1. ... MOSFET amplifier의 Bias Circuit로 제대로 동작하는 것을 확인 할 수 있었고, 시뮬레이션을 통해서 이미 해봤고, 회로도 어렵지 않아 쉽게 실험 할 수 있었다.
    리포트 | 10페이지 | 4,000원 | 등록일 2014.03.06
  • 저잡음증폭기 레포트 A+
    (많은 시행을 해보았지만 최종적으로 모든 조건에 만족하는 트렌지스터는 AT-41411이었다.)2.2 DC Bias 회로 구성먼저 동작점을 잡아준다.위에 그림에서 우리는 동작점을 최적 ... REPORT저잡음 증폭기 (Low Noise Amplifier)1. ... 증폭기의 잡음 지수와 이득에 의 해 대부분 결정- 낮은 잡음 지수의 수신기를 구성하기 위해서는 초단 증 폭기로 낮은 잡음지수와 높은 이득을 갖는 LNA(Low Noise Amplifier
    리포트 | 12페이지 | 1,500원 | 등록일 2011.12.25
  • [결과]3장. Inverting Amp, Non-inverting, Summing Amp의 설계
    Non-inverting amplifier입력파형과 출력파형이 오실로스코프에 동시에 보이도록 조정한 화면을 simulation 결과와 함께 제출하라. ... amplifier를 연결하라. ... DC coupling과 별다른 차이를 보이지 않는다. DC coupling에서 DC가 0이기 때문에 파형모양에 영향을 끼치지 않기 때문이다.
    리포트 | 11페이지 | 1,000원 | 등록일 2011.04.02
  • [전자회로실험](예비,결과보고서)실험8. Single Stage MOS Amp
    Vout의 DC level은보다만큼 낮아야 하기 때문에 이 회로의 출력은 입력에 비해 DC level shift하게 된다. ... Gate의 전압은 DC로 고정되어 있을 때 만약 입력 전압이 작은 값 ΔV만큼 증가한다면 MOS의 Gate-Source 사이의 전압()은 ΔV만큼 감소하고 따라서 MOS의 Drain에 ... 이들 중 입,출력이 서로 다른 3개의 MOS amplifier 구성이 가장 기본적으로써 이들은 Common-Source(CS), Common-Gate(CG), 그리고 Common-Drain
    리포트 | 9페이지 | 1,000원 | 등록일 2010.03.08
  • MOSFET 차동증폭기 결과
    실험목적 - 차동 증폭 회로(differential amplifier)는 출력이 단일한 단일 증폭 회로(single-ended amplifier)에 비하여 노이즈와 간섭에 의한 영향이 ... 실험 기자재 및 부품 ●DC 파워 서플라이●디지털 멀티미터 ●오실로스코프●함수발생기 ●2n7000(NMOS)4개●저항 Ⅳ. ... 핀치-오프 조건에서 순 게이트-소오스 간 전의 경우와 같이 MOSFET M_2의 게이트는 접지시키고, M_1의 게이에 전압 v_id를 인가할 때, 이 값의 범위는 다음과 같다. -
    리포트 | 8페이지 | 2,000원 | 등록일 2014.06.10 | 수정일 2022.11.04
  • MOSFET 차동증폭기 예비
    15.1 실험 개요 차동 증폭 회로(differential amplifier)는 출력이 단일한 단일 증폭 회로(single-ended amplifier)에 비하여 노이즈와 간섭에 의한 ... 상태인 MOSFET M_1에 I/2의 전류가 흐를 때의 게이트 오버드라이브 전압을 의미하며, sqrt { I/k'_{n}(W/L)}의 식과 동일하다. 15.3 실험 기자재 및 부품 ●DC ... 핀치-오프 조건에서 순 게이트-소오스 간 전압 오버드라이브 전압이라하며, 약자 V_OV로 표시한다.
    리포트 | 8페이지 | 2,500원 | 등록일 2014.06.10 | 수정일 2022.11.04
  • THE BJT DIFFERENTIAL PAIR AND APPLICATIONS-예비보고서
    two variable dc supplies (0 to 20V)- a waveform generator- a DVM with 2 2/1 or 3 digits and ohmmeter ... ranges- a two-channel oscilloscope with ×10 probes.3. about the bjt differential amplifier1) basic operation위의 ... Provide 4 values in all.P1.4 Loading the Amplifier(a) For the amplifier of Fig. 10.3, with β=∞ and n=
    리포트 | 11페이지 | 1,000원 | 등록일 2011.06.02
  • 전자회로실험12 MOSFET 차동증폭기 결과보고서
    .- 이때의의 DC 전압를 측정하시오.실제 측정 결과=2.5202Voffset=“zero“ 주파수=1kHz 인가= 오프셋을 0으로, 주파수를 1kHz를 인가 한 후 각각의 DC전압 ... 실험 목적본장의 기본 목적은 차동증폭기 (differential amplifier)의 특성을 측정하는 것이다. ... 만약 정확히 “zero"가 되지 않는다면 offset 전압이 정확히 zero가 아니거나쌍이 서로 match되지 않았기 때문이다.- 저항사이의 전압을 측정하여에 흐르는 DC전류를 계산하시오
    리포트 | 12페이지 | 1,000원 | 등록일 2012.06.24
  • Inverting Amp, Non-inverting, Summing Amp의 설계, 예비레포트
    목적 : 출력저항이 큰 센서의 출력신호를 증폭하는 Inverting Amplifier, Non-inverting Amplifier, Summing Amplifier 등의 응용회로를 ... inverting amplifier와는 달리 non-inverting amplifier는 약 946㎑ 부근에서 같은 전압을 갖게 된다. ... (e) 출력전압이 non-inverting amplifier의 입력전압과 같아지는 주파수는 얼마인가?
    리포트 | 8페이지 | 1,000원 | 등록일 2011.03.25
  • 2.6GHz대역 위성 DMB용 LNA설계 프리젠테이션 자료
    BiasDC BiasVDS=1.46V IDS= 10.2mA-DC Block RF신호는 통과O DC신호는 통과X-DC Feed RF신호는 통과X DC신호는 통과O-Bypass C 미세한 ... 위성DMB, 내비게이션 등이 우리의 일상생활에 필수적 요소 위성DMB의 주파수대역을 처리할 수 있는 LNA의 설계를 목표위성DMB 개요TransceiverLNA (Low Noise Amplifier ... Return Loss (S22)-10dB기존 설계와의 차이점DC Bias 회로를 먼저 설계해줌으로써 최종 회로에서 매칭이 틀어지는 점을 보완 Drain측에 저항을 사용해줌으로써 조금의
    리포트 | 37페이지 | 2,500원 | 등록일 2011.08.24
  • Common Drain Amplifier 예비 보고서
    전자회로 실험 6주차Common Drain Amplifier예비 보고서Common Drain Amplifier1) 회로의 특성과 동작원리Common-Drain Amplifier(Source ... 이 경우 이득은 1이고, 출력저항은 작기 때문에 multistage amp의 끝을 훌륭하게 장식할 수 있다.3) 각 회로에 대한 해석DC해석그림의 회로에서 트랜지스터는,,의 파라미터를 ... Av=gmrSS, (rSS=1/gm|| RSS|| RL)2) Common Drain Amplifier의 용도높은 입력저항과 낮은 출력저항을 갖기 때문에 주로 multistage application에서
    리포트 | 5페이지 | 1,000원 | 등록일 2010.10.30
  • 유니스터디 이벤트
AI 챗봇
2024년 09월 25일 수요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
5:30 오전
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
9월 1일에 베타기간 중 사용 가능한 무료 코인 10개를 지급해 드립니다. 지금 바로 체험해 보세요.
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감
방송통신대학 관련 적절한 예)
- 국내의 사물인터넷 상용화 사례를 찾아보고, 앞으로 기업에 사물인터넷이 어떤 영향을 미칠지 기술하시오
5글자 이하 주제 부적절한 예)
- 정형외과, 아동학대