• 통큰쿠폰이벤트-통합
  • 통합검색(2,182)
  • 리포트(2,067)
  • 시험자료(70)
  • 자기소개서(33)
  • 방송통신대(8)
  • 서식(3)
  • ppt테마(1)

"가산 회로" 검색결과 601-620 / 2,182건

  • 기초전자설계및실험 예비보고서 - OP Amp를 활용한 가감산기와 미적분기
    -OP Amp는 폐회로의 피드백 회로를 구성하면 이 회로에 연결하는 소자 값에 따라 가산기, 감산기, 미분기와 적분기로 동작하며 출력 값은 OP Amp의 동작 전압 범위를 초과할 수 ... 가산기1) 설계문제 1 : Inverting 가산기uA741 OP Amp 칩을 사용하여 OP Amp의 기본동작을 확인한다.V0=-(a*V1+b*V2+c*V3) 조건을 만족하는 Inverting ... 가산기3. 감산기두 개의 입력을 가지는 차동 증폭기로 비반전 입력단자와 반전 입력단자에 가해지는 신호의 차이를 증폭하여 출력한다.
    리포트 | 5페이지 | 1,000원 | 등록일 2019.09.29 | 수정일 2019.09.30
  • 가산기와 전가산기(예비)
    가산기와 전가산기(예비)2012044011 김주형실험목적.1) 반가산기와 전가산기의 원리를 이해한다.2) 가산기를 이용한 논리회로의 구성능력을 키운다.이론.1) 2진 연산: 2진수 ... +A’B’)’을 가지고 Carry는 AB로 나타내어 진다.ABSCarry00000110101011013) 전가산기: 두 개의 반가신기와 한 개의 OR 게이트로 구성되어있는 회로로 앞에서 ... 체계는 모든 디지털 시스템의 기초이다. 2진수 체계 이외에 우리가 흔히 사용하는 10진수, 8진수, 16진수 등 여러 수 체계가 있지만 디지털 회로에서든 모든 연산은 2진수를 사용하도록
    리포트 | 2페이지 | 1,000원 | 등록일 2017.04.20
  • 건축산업기사 자격증 필기 대비 실제기출문제 요약정리(2014~2023.1회분)
    철골주각부 앵커볼트설치 가동매입공법 세로규준틀 조적공사통합비교공정관리 E V M S 철근조립배근기준 -모든 것을조달하여인도 턴키도급 혼합시멘트 고로 포.포 플.애철골정미수량.가산할증율 ... 난방부하계산시고려 공기실(에어챔버)주목적명시적조명조건 덕트분기구.풍량조절댐퍼 급.배수터보펌프 수질오염낮은급수방식 축전지(연축.알칼리)간접배수해야하는기기 복사난방설명 워터해머대책지점 회로접속절환.전원과분리스위치스프밸브식
    시험자료 | 29페이지 | 7,200원 | 등록일 2023.11.07 | 수정일 2023.11.25
  • 디지털 IC; 2진가산과 전가산기 결과
    우선 전가산기는 배타적- OR 게이트와 AND 게이트를 이용해서 회로를 구성할 수 있다. ... IC 논리블록을 사용하여 전가산기를 구성한다.실험 데이터실험1(전가산기)전가산회로S _{A}S _{B}S _{C}+5V10K10K10K+5V+5V1K1KREDSUMGREENCARRY ... 전가산기를 기본 바탕으로 전감산기를 구성하였다. 회로도를 살펴보면 전감산기에 인버터가 추가 된 것을 볼 수 있다. 감산기의 특징은 빌린 수가 발생한다는 것이다.
    리포트 | 3페이지 | 1,000원 | 등록일 2017.10.11 | 수정일 2017.10.27
  • 전자공학 실험 덧셈회로 adder 결과 보고서
    덧셈회로1. half adderABCS0*************10위 표에서 반 가산기의 합과 자리올림에 대한 논리식이다합= A+B 이므로 2진수 덧셈 규칙과 불 대수식에 의해 S= ... 들어있는 하나에 TTL로 앞에 실험을 반복 하는 것이다C0가 입력 캐리이며 C4 가 전체 가산기에 출력 캐리이다실험4. ... 뺄셈회로B(n-1)AnCnB0D00110001001001110000011111110001011010011그 위 자리를 계산할 때 아래 자리 계산을 위하여 1을 빌려주지 않았다면 동일할
    리포트 | 4페이지 | 2,000원 | 등록일 2018.06.07
  • 전전설 레포트, TTL gates Lab on Breadboard
    합을 출력하는 가산기 논리 회로와 달리 반가산기 논리 회로는두 개의 입력 비트(A, B)를 더하여 합(S)과 자리 올림 수(C)를 산출하는 논리 회로이다.(1) 반가산기 논리표ABSC ... 이 회로를 2개 사용하면 2진 가산기의 한 자리분을 구성할 수 있기 때문에 반가산기라 한다. ... 이용하여 표현한 회로.(1) XOR게이트 논리표ABX = A ⊕ B000011101110(2) XOR게이트 실습 회로3) 반가산기 논리 회로- 두 개 이상의 수를 입력하여 이들의
    리포트 | 12페이지 | 1,000원 | 등록일 2018.11.25
  • 조합 논리 회로의 설계
    얻어진 입출력 관계의 논리식으로부터 논리게이트를 사용한 논리회로도를 작성한다.이장에서 다루는 논리회로는 부호기와 복호기, 멀티플렉서와 디멀티플렉서 및 산술회로로서 가산기, 감산기, ... (Decoder)로 1개의 4X16 복호기를 구성하라.5-3. 16비트 가산기/감산기 회로를 구성하라.5-4. ... 조합 논리 회로의 설계조합 논리 회로를 설계하기 위해서 먼저 문제를 정확하게 기술하고 필요한 입력과 출력 논리 변수의 수를 정한다.
    리포트 | 20페이지 | 5,000원 | 등록일 2017.12.31
  • 가산기 결과레포트
    [표4 NAND게이트로 설계한 반가산회로도와 반가산기 진리표]A = 0 , B = 0A = 0 , B = 1A = 1 , B = 0A = 1 , B = 1[표5 반가산회로 구성 ... ,전가산회로를 직접 설계하는 것이다.첫 번째 실험을 통하여 NAND만을 이용하여 게이트로 AND,OR,NOT 게이트의 역할을 할수있도록 회로를 구성하였고 이것을통하여 두 번째, ... [표4 NAND게이트로 설계한 반가산회로도와 반가산기 진리표]A = 0 , B = 0 Cin = 0A = 0 , B = 0 Cin = 1A = 0 , B = 1 Cin = 0A
    리포트 | 6페이지 | 1,500원 | 등록일 2016.04.05 | 수정일 2021.08.28
  • 안전관리비 집행계획,사용내역(건설산업진흥법)
    6,000,000 "7) 무선설비 및 무선통신을 이용한 건설공사현장 안전관리체계 구축.운용비용항 목단위수량단가금액산출근거 및 사용시기계 -무선설비 설치비용 - 추후사유발생시 정산 (실비정액가산방식 ... 텔레비전 등 안전모니터링 장치의 설치.운용비용"항 목단위수량단가금액산출근거 및 사용시기계" 7,800,000 "계측장비식3" 500,000 "" 1,500,000 "폐쇄회로 텔레비전월21 ... 2,000,000 "통행안전시설 유지관리식1" 2,000,000 "" 2,000,000 "교통통제교통소통 및 예방대책 비용식1" 2,000,000 "" 2,000,000 ""5) 계측장비, 폐쇄회로
    서식 | 5,000원 | 등록일 2022.03.23
  • 근로계약서
    연봉계약을 체결합니다."2022년 04월 01일사업주회사명㈜회사명( )근로자생년월일****-**-**주소주소*****대표이사 (인)성명 (인)팀명업무유형광학연구소광학연구소장연구개발 (회로설계 ... 연장근로 14시간에 대해서는 근로기준법 제 56조에 따라 가산수당을 지급하며, 포괄산정하여 매월 임금에 포함하여 지급한다."6.휴일/휴가"가. ... 연장근로 14시간에 대해서는 근로기준법 제 56조에 따라 가산수당을 지급하며, 포괄산정하여 매월 임금에 포함하여 지급한다."연장시간 40시간으로 수정6.휴일/휴가"가.
    서식 | 1페이지 | 500원 | 등록일 2023.07.05
  • 디지털회로실험 교안.hwp
    예비 보고를 바탕으로 74153 칩 하나로 전가산기를 구성하고 앞 1번 실험을 반복하라.3.3. 앞 실험5.1과 5.2의 실험 회로를 연결하여 2 bit 덧셈기를 구성하라. ... [그림 2-3] 전가산기에서 를 구현하는 예[그림 2-4] 전가산기에서 을 구현하는 예4.4. ... 디지털회로실험4디지털회로 실험부경대학교전자컴퓨터정보통신공학부NEXT 통신시스템 프로그램디지털회로실험∧교안∨전자컴퓨터정보통신공학부NEXT통신시스템프로그램- 목 차 -실험 1.
    리포트 | 79페이지 | 1,000원 | 등록일 2017.10.23 | 수정일 2020.11.26
  • 4.OP-AMP 연산증폭회로 결과 보고서
    실험 목적(1) OP-AMP를 이용한 가산 증폭기의 동작 원리를 이해한다.(2) OP-AMP를 이용한 차동 증폭기의 동작 원리를 이해한다.(3) 가산 증폭기와 차동 증폭기 회로를 설계한다 ... 차동증폭기는 두 개의 입력 신호의 차를 증폭시키는 회로이다. ... 첫 번째 실험에서 회로를 구성한 후에 출력전압을 오실로스코프를 통해 측정하였다.
    리포트 | 3페이지 | 2,000원 | 등록일 2017.11.23
  • 반전증폭기,비반전증폭기,반전가산기,가상접지 예비레포트
    전자회로 설계 및 실험 예비레포트목차Ⅰ실험과정1.반전증폭기2.비반전증폭기3.반전가산기Ⅱ증폭기의 특성Ⅲ가상접지Ⅰ실험과정·전원공급장치 : 가변 직류 전원·측정장비 : 오실로스코프, 디지털 ... 두 개의 1.5V 입력에 대해, 대략nu _{out}=±1.5V가 되도록, 가산기의 회로를 수정한다. 모든 저항 값과V _{1},V _{2} 의 극성을 기록한다.19. ... 채운다.R _{F},ΩR _{R},ΩV _{p-p}이득(nu _{out} / nu _{in})위상출력입력10,00010,0005,0003,3332,50020,00030,0003.반전가산기V
    리포트 | 4페이지 | 1,500원 | 등록일 2018.01.08
  • 디지털실험 - 실험 5. Multiplexer 가산-감산 예비
    Multiplexer 가산-감산조13조1. ... 실험 이론- 목 적1) 전가산기 구성을 위해 2개의 4입력 Multiplexer 사용을 익힌다.2) 2개의 4-입력 Multiplexer를 감산기로 사용하는 것을 익힌다.- 이론1) ... 합성도 가능하다.2) 멀티플렉서를 이용한 논리회로Y`=`A OPLUS B`=` {bar{A}} B`+`A {bar{B}}의 논리식을
    리포트 | 8페이지 | 1,500원 | 등록일 2017.04.02
  • 논리회로실험 예비 3
    실험 목표 - 기본적인 Gate의 조합논리회로로써 반가산기, 전가산기, 반감산기, 전감산기를 구성해본다. - 진리표와 비교하여 결과를 확인해본다.2. ... 각각에 관한 식은 다음과 같다.표현식에 따른 반가산기의 게이트수준 회로도와 진리표는 아래와 같다.② 전가산기 반가산기가 존재하지만, 실제로 한 비트만을 더하는 연산은 비중이 작다. ... 실험이론① 반가산기 반가산기(Half adder)는 가장 간단한 가산기로써 1비트 연산으로 2개의 오퍼랜드 A와 B를 더하여 2비트 합을 구한다.
    리포트 | 10페이지 | 1,500원 | 등록일 2016.09.24 | 수정일 2018.10.08
  • 기본 논리 함수 및 gate와 가산기 결과 report
    2비트 Half Adder 반가산회로이다. ... 실험절차 4의 결과를 이용하여, 그림 8.4의 회로의 동작과 용도를 설명하라.- 두 2진수의 가산에서는 가장 낮은 자리의 두 비트간의 가산(즉, 0+0=0, 0+1=1, 1+0=1, ... 처음에 정확히 반가산회로의 이론을 정확히 이해하지 못하여서 회로를 구성하는데 애를 먹었다.XYSCLLLLLHHLHLHLHHLH5.
    리포트 | 9페이지 | 2,000원 | 등록일 2016.06.26
  • 가산기와 전가산기 - 결과
    기초회로실험- 결과보고서 -- 8조 -정보통신공학부반가산기와 전가산기- 실험의 목적 -(1) 반가산기와 전가산기의 원리를 이해한다.(2) 가산기를 이용한 논리회로의 구성능력을 키운다 ... .- 실험의 개요 -2진 연산에 따라서 계산 값과 자리올림을 나타낼 수 있는 반가산기와 전가산기를 회로에 적용하였을 때의 출력이 어떻게 나타나는지 확인하고, 이와 더불어 반감산기와 ... 회로로, A, B의 입력에 추가로 앞단으로의 자리올림수를 C _{n-1}를 추가하여 같이 가산할 수 있게 나타냄.
    리포트 | 4페이지 | 1,000원 | 등록일 2015.10.18
  • 가산기와전가산기 - 예비
    기초회로실험- 예비보고서 -- 8조 -정보통신공학부실험목적(1) 반가산기와 전가산기의 원리를 이해한다.(2) 가산기를 이용한 논리회로의 구성능력을 키운다.이론(1) 2진 연산(Binary ... 위한 조합 논리회로이며 반가산기의 논리식과 진리표는 다음과 같다.S = A B + A B = A BABS(sum)C(carry)*************101C = A B(3) 전가산기 ... (Full Adder)- A, B 두 입력 외에 앞단으로부터 1개의 자리올림수도 동시에 가산을 할 수 있는 회로로서 그림과 같이 두 개의 반가산기와 1개의 OR게이트로 구성할 수 있다.ABCSumCarry0000000110010100110110010101011100111111전가산
    리포트 | 4페이지 | 1,000원 | 등록일 2015.10.18
  • [디지털 논리회로 실험] 8장. 보수와 병렬 가, 감산기 예비레포트
    설계하여 동작을 확인한다.- BCD 가산기에 대하여 이해하고, 회로를 설계하여 동작을 확인한다.2. ... 이들을 다시 분석해 보면, 가산결과 자리올림이 발생하였는지와 9를 초과하였지를 검출하는 회로를 설계하여 추가 해주면 10진 보정이 된다. ... 순환시켜 주었다. 7483은 4비트 전가산기 IC로서 그림 8.3은 7483 IC의 구성도를 나타낸 것이다.그림 8.4는 4비트 가BULLET 감산기 회로도로서 스위치를 X에 놓으면
    리포트 | 4페이지 | 1,000원 | 등록일 2016.01.14 | 수정일 2022.10.13
  • 논리 회로 실험 과제 (4장)
    논리 회로 실험 과제 (01-class)실험 4 : 가산기와 감산기?담 당 교 수 :?과 목 명 : 논리회로 및 실험?학 과 :?학번 / 이름 :?제 출 일 :1. ... 실험방법- 교재에 나온 XOR(7486), AND(7408), NOT(7404), OR(7432), 그리고 4비트 가산기(7483) IC를 이용하여 교재에서 주워진 회로를 브레드보드에서 ... 다만 첫 실험보다 훨씬 복잡한 회로이기에 회로를 구성함에 있어 제법 높은 집중력을 요하기 했다.
    리포트 | 6페이지 | 5,000원 | 등록일 2016.04.09
  • 유니스터디 이벤트
AI 챗봇
2024년 09월 30일 월요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
8:28 오후
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감