• 통큰쿠폰이벤트-통합
  • 통합검색(6,700)
  • 리포트(6,240)
  • 자기소개서(365)
  • 시험자료(50)
  • 방송통신대(29)
  • 논문(10)
  • 서식(3)
  • ppt테마(2)
  • 이력서(1)

"회로 시뮬레이션" 검색결과 501-520 / 6,700건

  • [서울시립대] 전자전기컴퓨터설계실험2 / Lab03(결과) / 2021년도(대면) / A+
    실험의 목적Verilog HDL 언어의 기본 사용법을 익히고 디지털 논리회로를 설계하는 여러 가지 방법론을 학습한다. ... Discussion- Verilog HDL을 이용한 회로 설계로 Gate Primitive와 Behavioral Modeling 두 가지 방법을 이용하여 값을 확인하고 비교하였다. ... 이용하는 방법, Gate Primitive를 사용하는 방법, Behavioral modeling을 이용한 방법(if, for 문 등을 사용)과 같은 여러 가지 방법론을 통해 디지털 논리회로
    리포트 | 19페이지 | 2,000원 | 등록일 2022.07.16
  • 실험3_전자회로실험_예비보고서_정전압 회로와 리미터
    시뮬레이션 결과예비보고사항에 기재한 시뮬레이션 결과는 이번 항목에 기재하지 않음①사진 1 실험회로 1 PSPICE 회로도사진 2 실험회로 1 PSPICE 결과②회로도결과1K10K1001M사진 ... 3 실험회로 2 PSPICE 회로도사진 4 실험회로 2 PSPICE 결과④회로도결과1K10K1001M사진 5 실험회로 3의 PSPICE 회로도사진 6 실험회로 3의 PSPICE 결과사진 ... 7 실험회로 4의 PSPICE 회로도사진 8 실험회로 4의 PSPICE 결과
    리포트 | 11페이지 | 2,500원 | 등록일 2024.01.09
  • 서강대학교 디지털논리회로실험 - 실험 7. Finite State Machines 결과 보고서
    실험 결과 및 분석1) 중간고사 1-(a)번의 회로를 schematic으로 구현하여 시뮬레이션이번 실험에서는 schematic으로 그린 회로를 키트에 FPGA로 구현하지 않고, 시뮬레이션으로 ... [표 1][그림 2][그림 3][그림 4]2) 퀴즈 1번의 회로를 schematic으로 구현하여 시뮬레이션최소화된 상태표 및 카르노맵을 각각 [표 2]와 [그림 5], [그림 6]에 ... [표 2][그림 5][그림 6][그림 7][그림 8]3) 중간고사 1-(b)번의 회로를 schematic으로 구현하여 시뮬레이션최소화된 상태표 및 카르노맵을 각각 [표 3]과 [그림
    리포트 | 10페이지 | 1,000원 | 등록일 2020.04.20 | 수정일 2020.04.24
  • 방송통신대학교(방통대) 컴퓨터과학과 2020-2학기 인공지능 기말 과제물
    신경회로망 및 심층학습(딥러닝)에 대한 다음 질문에 답하라. ... 신경회로망 및 심층학습(딥러닝)에 대한 다음 질문에 답하라. ... 루트노드까지 역전파하여 계산된 가치를 노드에 전달해 노드에 저장된 내용을 업데이트시뮬레이션을 마치고 적절한 한계에 도달하면 시뮬레이션을 마치고 최종적으로 루트에서 자식노드 중 하나를
    방송통신대 | 6페이지 | 5,000원 | 등록일 2022.02.27 | 수정일 2022.03.02
  • 디지털 회로 실험-비동기식 카운터
    실험4는 실험3의 회로를 직접시뮬레이션 해보는 실험이다. 대면실험1은 대면수업에서 직접실험해본 7400 IC이다. ... 실험순서3 (비동기식 10진 카운터 회로)의 입력(Cp)에 펄스를 인가했을 때 나오는 출력(D~A)을 시뮬레이션하여 첨부하시오.대면실험 순서1. ... 실험 결과(표, 그래프, 사진, 시뮬레이션 결과)실험순서1클록펄스인가 수그림 12-7의 경우DCBACLR/PR00*************0011401005010160110701118100091001101010111011121100131101141110151111160000170001실험순서2클록펄스인가
    리포트 | 12페이지 | 2,000원 | 등록일 2022.09.10
  • 전자회로실험2 Ch.20 푸시풀 증폭기 예비보고서
    입출력 신호는 DC 차단 캐패시터 없이 직접 연결되어 있다.주어진 회로를 SPICE로 구성하고, DC 시뮬레이션을 수행하라. ... 본 실험에서 다루고자 하는 푸시풀 증폭기는 이러한 출력단 전력 증폭기의 대표적인 회로이다.본 실험에서는 BJT를 사용한 푸시풀 증폭기의 구조 및 동작 원리를 이해하고 SPICE 시뮬레이션을 ... 회로이다.
    리포트 | 8페이지 | 1,000원 | 등록일 2022.11.18 | 수정일 2023.10.08
  • [A+][예비보고서] 중앙대 전자회로설계실습 MOSFET Current Mirror 설계
    (RL=500 Ω으로 설계)(E) PSPICE를 이용하여 시뮬레이션 하고, 시뮬레이션 값을 다음 표에 작성하 라. (Bias Point로 설정하고 시뮬레이션 한다. ... 따라서 RL값이 줄어들어도 상관없다.IO = IREF = 10 mA인 전류원을 OrCAD로 설계하여 회로도를 제출한다. ... (RL=500 Ω으로 설계)(C) PSPICE를 이용하여 시뮬레이션 하고, 시뮬레이션 값을 다음 표에 작성하라.SimulationSimulationVGS12.408VVDS12.100VVGS22.408VVDS22.408VIREF15.61mAIO15.61mA
    리포트 | 3페이지 | 1,000원 | 등록일 2022.04.08
  • 서울시립대 전자전기컴퓨터설계실험3 예비레포트 1주차
    계산을 통해 정확한 이론 값을 구해 시뮬레이션을 진행했더니 모두 정확한 결과를 확인할 수 있었다. ... -출력신호의 파형1V의 63.2%에 이르기 까지의 시간인 시 상수가 1us인 것을 확인할 수 있었고, 이 값은 우리가 찾는 ω값인 1M의 역수이므로 시뮬레이션은 잘 진행되었다고 볼 ... -출력신호의 파형1V의 63.2%에 이르기 까지의 시간인 시 상수가 100us인 것을 확인할 수 있었고, 이 값은 우리가 찾는 ω값인 10k의 역수이므로 시뮬레이션은 잘 진행되었다고
    리포트 | 9페이지 | 2,500원 | 등록일 2022.03.10
  • [A+결과레포트 전자회로설계실습]9. Current-Steering 회로와 Differential Amplifier 설계
    오차의 원인은 실제 가변상 시뮬레이션 결과와 실험 값의 오차율은 0%로 측정되었다. ... 설계실습 내용 및 분석3.1 Current-steering 회로의 구현3.1.1 Current-steering 회로(A) 3.1.1에서 설계한 회로(그림 9-1)를 구현한다. ... 설계실습 내용 및 분석3.1 Current steering회로의 구현3.2 Differential amplifier 회로4. 결론1.
    리포트 | 12페이지 | 2,000원 | 등록일 2020.11.26
  • 16. RLC회로의 과도응답 결과보고서
    를 이용한 시뮬레이션3. ... Vg(t) 와 커패시터 양단에 걸리는 전압 VC(t) 파형을 오실로스코프로 측정2-1.pspiece 를 이용한 시뮬레이션2-2. pspiece 를 이용한 시뮬레이션2-3. pspiece ... 신호 Vg(t) 를 회로에 인가한다 .
    리포트 | 7페이지 | 1,500원 | 등록일 2020.10.27
  • 전전설3 RLC 실험 1 Passive Filters
    실험 이론 및 과정 개략 설명특정 주파수 대역을 걸러내는 필터 역할을 하도록 RC 및 RL 회로를 구성할 수 있는데, 이를 조건에 맞도록 직접 구성해보고 이론값과 시뮬레이션 및 실제 ... [사진 1]의 회로에 대해 C=100nF 일 때, cut-off frequency가 본인 학번의 마지막 2자리수[㎑]가 되는 R값을 구하시오(RL=∞). ... 실험 목적First order RC 및 RL 회로를 이용한 low-pass, high-pass, 그리고 band-pass 필터들의 magnitude와 phase response 및
    리포트 | 5페이지 | 2,000원 | 등록일 2023.11.25
  • 임베디드 IoT 응용실험 - VHDL을 이용한 8-bit ALU
    원리 파악, coding source 구상 및 검색, 계획 보고서 제출2주차 : 8-bit ALU - VHDL로 코딩 및 Xilinx FPGA tool VIVADO로 임시 시뮬레이션 ... : 8-bit ALU - VHDL로 코딩 수정 및 보완, Xilinx FPGA tool VIVADO로 최종 시뮬레이션, 미흡된 부분 고찰 및 동영상 제작(Ocam 활용), 발표 대본 ... 동영상 제작주차별 계획1주차 : 계획 보고서 작성에 있어, 디지털 공학, 전자회로 과목 복습 및 VHDL 강좌 수강, 툴 설치(VAIVADO)_최신버전, 회로의 대략적인 구상과 동작
    리포트 | 9페이지 | 3,000원 | 등록일 2022.04.14
  • 2주차_2장_예비보고서_다이오드특성
    2.다이오드 특성실험 개요실험목적전자회로에서 배운, 다이오드의 특성을 이해하고 이를 실험에 적용해보면서 관련이론을 더욱 이해하고자 한다.직접 시뮬레이션 돌린 값을 실험값과 비교해보고 ... 실험 방법은 1-1) 다이오드 검사 단자와 동일하다.실험 회로도 및 시뮬레이션 결과다이오드 검사-다이오드 검사 단자DMM의 다이오드 검사 기능을 사용하여 다이오드의 동작 상태를 파악할 ... 결과Pspice 시뮬레이션 결과 전압 의 크기가 8.077mV 이 이상 더 증가되지 않고 포화 상태를 유지하는 것을 볼 수 있다.
    리포트 | 20페이지 | 4,000원 | 등록일 2023.11.30
  • A+ 2022 중앙대학교 전자회로설계실습 예비보고서 4 MOSFET 소자 특성 측정
    구성 및 시뮬레이션 (OrCAD PSPICE)(A) OrCAD를 이용하여 그림 1의 회로도를 설계하여라. (2N7000/FAI 이용, VG와 MOSFET 게이트 연결 시 점퍼 와이어 ... 대신 1KΩ 이하 저항 사용 가능)(B) PSPICE를 이용하여 iD-vGS특성곡선을 시뮬레이션 하여라. ... MOSFET 소자 특성 측정과 목 : 전자회로설계실습학 번 :조/이름:3.1 MOSFET의 특성 parameter 계산(A) Data Sheet를 이용하여 VT, kn을 구하여라.
    리포트 | 4페이지 | 1,000원 | 등록일 2023.02.25
  • [A+]중앙대 아날로그및디지털회로설계실습 예비보고서11 카운터 설계
    출력부분에는 LED를 연결해서 상태를 볼 수 있다.- 파형입력 클럭은 스위치를 통해 조절할 수 있고 시뮬레이션은 정해진 시간마다 switch가 바뀌도록 하였다.11-3-3- 10진 ... 출력부분에는 LED를 연결해서 상태를 볼 수 있다.- 파형입력 클럭은 스위치를 통해 조절할 수 있고 시뮬레이션은 정해진 시간마다 switch가 바뀌도록 하였다.11-3-4- 16진 ... 동기 카운터 회로도동기 카운터 회로라서 클럭 신호를 동시에 받아서 출력을 낸다.- 파형
    리포트 | 4페이지 | 1,000원 | 등록일 2021.10.09
  • 연세대 전기전자공학부 20-1학기 기초아날로그실험 결과레포트 1, 2
    등가 회로에서 오차가 나타난 주요 원인은 실험상에선 320pF을 사용했지만 시뮬레이션상에선 330pF을 사용했기 때문이다. ... [Figure 2-7] PSPICE 시뮬레이션다음으로는, 앞의 실험 결과와 비교하기 위해 100pF와 220pF으로 등가 커패시턴스 회로를 구현한 후, 다시 실험을 진행하였다. ... 시뮬레이션 결과, 전류의 측정값은 1.5mA로 이론 값과 일치하였다.
    리포트 | 20페이지 | 1,500원 | 등록일 2021.03.14
  • 서강대학교 고급전자회로실험 - 실험 5. Multiplier 결과 보고서
    실험회로 11.1 [실험회로 1] 과 같이 구성하되v _{SRC}는 인가하지 않는다.a) DC 바이어스 조건 및 전압이득? 시뮬레이션 회로도? ... 결국에는 같은 값이 나오는 것을 위에서 확인할 수 있다.하지만 실제 실험에서는 실험회로 1에서는 시뮬레이션과 실제 실험의 전압 이득이 거의 일치하였지만 실험회로 2에서는 시뮬레이션과 ... 이는 트랜스를 사용하였기 때문이다.b) 2.2a 의 전압이득을 [실험회로 1]의 전압이득보다 큰지 작은지 비교하고 그 이유를 설명하시오측정결과 시뮬레이션의 경우 2.2a의 전압이득과
    리포트 | 10페이지 | 1,000원 | 등록일 2020.04.20 | 수정일 2020.04.24
  • 디지털 회로 실험-MUX와 DMUX
    실험5는 1x4 DMUX회로를 직접 시뮬레이션 해본 결과이다. ... 실험순서4(1x4 DMUX회로)의 입력(S1,S0)에 해당 신호(1 또는 0)를 넣었을 때 나오는 출력(D0~D3)을 시뮬레이션하여 첨부하시오.4. ... , 실험결과 및 느낀 점 등)1) 실험 내용 요약 : 이번 실험은 MUX와 DMUX의 동작원리를 이해하고 MUX와 DMUX의 특성을 확인하고 입력에 따른 출력을 예측해보고 실제로 시뮬레이션
    리포트 | 11페이지 | 2,000원 | 등록일 2022.09.10
  • [분반 1등], [A+], 중앙대학교 전자회로설계실습 4. MOSFET 소자 특성 측정 예비보고서
    구성 및 시뮬레이션 (OrCAD PSPICE)(A) OrCAD를 이용하여 그림 1의 회로도를 설계하여라.(2N7000/FAI 이용,R _{G} =1MΩ으로 설정)3.1에서 사용한 ... (B) PSPICE를 이용하여i _{D}-v _{GS}특성곡선을 시뮬레이션 하여라. ... 그림은 OrCAD PSPICE를 이용하여 설계한 그림 1의 회로도이다.
    리포트 | 6페이지 | 1,000원 | 등록일 2022.09.25 | 수정일 2022.09.30
  • 12주차_10장_예비보고서_BJT의 이미터 및 컬렉터 귀환 바이어스
    실험 회로도 및 시뮬레이션 결과 본 실험 방법 및 유의점1.이미터 바이어스 구조: ... 따라서 βRE≫RBβRE≫RB인 이미터 바이어스 회로에서 트랜지스터를 교환한다면, ICIC와 VCEVCE의 변화는 거의 없다.컬렉터 피드백 회로위 그림의 컬렉터 피드백 회로를 고정 ... 실험 개요실험목적- 전자회로 수업시간에 배웠던 BJT트랜지스터에 관한 이론을 더욱 이해하고자 한다.
    리포트 | 14페이지 | 4,000원 | 등록일 2023.11.30
  • 유니스터디 이벤트
AI 챗봇
2024년 10월 01일 화요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
8:30 오후
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감