• 통큰쿠폰이벤트-통합
  • 통합검색(12,775)
  • 리포트(12,234)
  • 시험자료(224)
  • 자기소개서(221)
  • 논문(60)
  • 방송통신대(21)
  • 서식(13)
  • ppt테마(2)

"회로도 전압" 검색결과 341-360 / 12,775건

  • 서강대학교 22년도 전자회로실험 2주차 결과레포트 (A+자료)
    이는 측정장비의 정밀도를 고려해보았을 때, 크지 않은 오차로 보인다. ... 입력과 출력전압의 관계인, 전압이득은 (1+R2/R1)이 된다.위의 그림은 전압이득 G=1인 unit gain buffer의 회로이다.Opamp의 offset volatage란, Opamp에 ... 즉 R1이 50kΩ일 경우에도, 해당 회로전압이득이 2에 가까운 증폭기의 역할을 함을 확인할 수 있었다.2) 비반전증폭기 회로브레드 보드를 구성하라.20kΩ 저항이 없어서, 10kΩ
    리포트 | 18페이지 | 1,000원 | 등록일 2024.03.24
  • (A+)중앙대 전기회로설계실습 결과보고서 설계실습 10. RLC 회로의 과도응답 및 정상상태응답
    입력신호를 기준으로 하여 R, L, C에 걸리는 전압을 저장, 제출하라. 실험을 하면서 ωd의 정확도를 확인하라. ωd의 계산값과 실험값의 오차(%)는 얼마인가? ... 입력을 사각파(0 to 1 V, 1 kHz, Duty Cycle = 50 %)로 하고 가변저항을 변화시켜서 저항(가변저항 +10 Ω)에 걸리는 전압이 저감쇠의 특성을 보이도록 하라. ... RLC 직렬회로는 기초적인 회로로 앞으로의 회로를 해석하는데 기본이 될 것이다. 이에 RLC 회로 및 주파수 응답을 이해한다.2.
    리포트 | 5페이지 | 1,000원 | 등록일 2023.09.09
  • 실험 6 . 다이오드 리미터 회로와 클램퍼 회로의 특성 실험
    각각의 기본 예는 그림 6-1에 표시되어 있는 것처럼 우리가 앞에서 이미 설명했던 반파 정류 회로도 클리퍼 회로의 일종인 것을 알 수 있다. ... 클램퍼 회로의 구성요소에 대해서 설명하시오함수발생기,저항,다이오드,전압원바이어스 리미터회로와 조합리미터 회로에 대해서 설명하시오바이어스 리미터회로는 신호를 인가 전압원만큼 일정 level ... 표시된 바이어스 리미터 회로를 구성하고 전압과 파형을 측정한 다음 표6-2(a)에 기록한다.그림6-14에 표시된 조합 리미터 회로를 구성하고 전압과 파형을 측정한 다음 표6-2(b
    리포트 | 16페이지 | 1,000원 | 등록일 2023.07.12
  • [A+] 중앙대학교 전기회로 설계실습 예비보고서 10. RLC 회로의 과도응답 및 정상상태응답
    PSpice를 활용해서 [그림 1]과 같은 회로도를 설계하였고, [그림 2]가 R, L, C에 걸리는 전압 파형 그래프이다. ... 3.2 위의 회로에서 입력이 사각파(0 to 1 V, 1 ㎑, duty cycle = 50 %)인 경우 입력을 기준으로 R, L, C에 걸리는 전압파형을 시뮬레이션 하여 제출하라. ... 노란색 그래프는 커패시터의 전압 파형, 파란색 그래프는 인덕터의 전압 파형, 빨간색 그래프는 저항의 전압 파형, 초록색 그래프는 입력 전압 파형이다.
    리포트 | 9페이지 | 1,000원 | 등록일 2023.02.06
  • 진공관을 이용한 AMP 제작 프로젝트
    회로도 및 분석- 진공관 구조 분석 : 캐소드, 플레이트, 그리드로 구성- 콘덴서의 역할 : 신호를 통과 시키고 전압을 걸러줌- 정류관의 역할 : AC 전압이 DC 전압으로 바뀐다- ... 포근한 느낌의 음- 음의 여운이 있고 전체를 감싸는 듯한 분위기- 표정이 풍부하면서도 음색의 미묘한 변화가 잘 나오는 점- 인위적인 요소가 거의 가미되지 않은 자연스러운- 캐리어 이동도가 ... ’로 결정- 어떻게 하면 앰프 성능을 더 좋게 할수 있을지에 대해 논의- 전원부의 AC전압을 DC전압으로 바꿔주는 다이오드 부분을 정류관(5Y3)으로 바꾸기로 결정▷ 진공관 장점-
    리포트 | 10페이지 | 2,000원 | 등록일 2024.06.13
  • [컴퓨터로 하는 물리학 실험 (북스힐)] 19. RL 회로 결과보고서 (A+)
    아래의 회로도와 같이 10OMEGA 저항기와 코일을 설치하라. ... 실험목적과 배경이론· RL 회로에서 유도기(L)를 거친 전압과 저항기(R)를 거친 전압의 관계를 이해한다.· DC 회로에서 유도자를 거친 전류와 유도자의 작용 관계를 이해한다.RL ... 고찰※ 이번 실험은 RL 회로에서 유도기를 거친 전압과 저항기를 거친 전압의 관계를 이해해보는 실험을 하였다.
    리포트 | 7페이지 | 1,500원 | 등록일 2023.12.31
  • (21년) 중앙대학교 전자전기공학부 전기회로설계실습 결과보고서 4. Thevenin 등가회로 설계
    그림 2(브릿지 회로회로도)그림 1, 그림 2와 같이 실험에 사용될 브릿지 회로를 제작한다. ... 이 전력값은 부하저항이 Rth값일 때 나타나는 최대전력 0.454mW에 가까운 값임을 또한 확인할 수 있었다.서론: Thevenin의 정리는 아무리 복잡한 선형의 회로도 직렬로 연결된 ... Thevenin 등가회로 설계요약: Thevenin 등가회로를 설계하기 위해 먼저 원본회로인 브릿지 회로를 설계하고 5V의 전압을 인가한 후 부하저항에 걸리는 전압을 측정한 결과 0.3265V의
    리포트 | 6페이지 | 1,000원 | 등록일 2022.08.22 | 수정일 2022.09.06
  • 중앙대학교 일반물리실험(2) 기말고사 대비 정리본 (1-3)
    이 과정에서 전기력을 경험하고 전기력을 정량적으로 설명하는 쿨롱의 법칙을 확인한다.원리: 쿨롱의 법칙 – 전기력은 두 도체구에 대전된 전하량 Q1과 Q2에 각각 비례하고 두 도체구 ... [실험 3] 도체의 표면은 등전위를 이루는 현상을 확인.Ohm의 법칙 & Kirchhoff의 법칙 실험실험 목적: 회로 내의 저항과 전압 그리고 전류의 관계를 설명하는 Ohm의 법칙과 ... Kirchhoff의 법칙:제1법칙(분기점의 법칙) - 회로에서 임의의 분기점으로 흘러들어가는 전류의 양은 그 분기점에서 흘러나오는 전류의 양과 같다.제2법칙(폐회로의 법칙) – 회로내의
    시험자료 | 2페이지 | 2,000원 | 등록일 2021.12.06
  • 전기회로설계실습 2장 예비보고서
    10 V가 되는 회로에 이 전압을 측정하기 위한 DMM을 추가한 회로를 설계하여 회로도를 제출하라. ... 단 회로도에 기준점을 표시하라. output 1의 (-)단자와 output 2의 (+)단자를 연결하여 기준점으로 설정한다. ... 2의 (+)단자가 output 1의 (+)단자보다 5 V 높게 되는 회로에 이 전압을 측정하기 위해 DMM을 추가한 회로를 설계하여 제출하라. output 1의 (-)단자와 output
    리포트 | 5페이지 | 1,000원 | 등록일 2022.09.26 | 수정일 2024.08.19
  • 실험 6. 클램퍼 회로 예비보고서
    실험할 회로도-PSpice 모의실험 6-1-PSpice 모의실험 6-2B. PSPICE 모의실험 결과 및 결과에 대한 분석-PSpice 모의실험 6-11. ... 그 다음, 입력신호의 다른 부분을 해석하여 커패시터의 충전 전압과 다이오드의 개방회로가 출력 전압에 미치는 영향을 결정할 수 있다. ... 클램퍼- 클램퍼는 파형의 변형없이 기준전압 이상이나 이하로 파형을 이동하기 위해 설계된 회로이다.B.
    리포트 | 7페이지 | 2,000원 | 등록일 2022.12.10
  • 부산대학교 응용전기전자실험1 3장 예비보고서
    1) 실험(3.4.1)을 pspice를 활용해서 진행하고 회로도와 파형을 보고서에 기입하고 표를 완성하시오. ... R1=R2=4.7K, C1=C2=22nF, R3=20K, R4=10K로 변경 후 진행회로도(100Hz, 1Vpp)계산 값입력주파수(50Hz)일 때입력전압(Vi) = 0.497V출력전압 ... (Vo) = 0.741V전압이득(Av=Vo/Vi) = 1.49dB이득(20logAv) = 3.46입력주파수(100Hz)일 때입력전압(Vi) = 0.477V출력전압(Vo) = 0.734V전압이득
    리포트 | 14페이지 | 1,500원 | 등록일 2022.11.13
  • 10. RLC 회로의 과도응답 및 정상상태응답 예비보고서 - [전기회로설계실습 A+ 자료]
    이후 실험 과정은 동일하다.)3.6 RLC 직렬회로에서 CH1에 입력전압파형이, CH2에 R에 걸리는 전압파형이 나타나도록 측정하는 연결도를 그려서 제출하라.3.7 RLC 직렬회로에서 ... CH1에 입력전압파형이, CH2에 L에 걸리는 전압파형이 나타나도록 측정하는 연결도를 그려서 제출하라.3.8 RLC 직렬회로에서 CH1에 입력전압파형이, CH2에 C에 걸리는 전압파형이 ... 나타나도록 측정하는 연결도를 그려서 제출하라.3.9 위의 회로에서 R = 4 ㏀이며 입력이 사인파(-1 to 1 V, 1 ㎑)인 경우 입력을 기준으로 R, L, C에 걸리는 전압파형을
    리포트 | 6페이지 | 1,000원 | 등록일 2021.10.28 | 수정일 2022.09.21
  • [기초회로 실험1] 직병렬회로결과(A+)
    등가회로로 전류, 전압의 값을 구하고 처음 회로에 적용해도 성립하는지 이번 실험을 통해 확인하였다. 실험은 총 두 가지로 이루어졌다. ... 등가회로로 해석해 처음에 회로에 적용해도 성립하는지 알 수 있다.R _{1},R _{2,3},R _{4}로 이루어진 직렬회로는 공급 전압이 12V이며 총 저항값은 14.76kΩ이다. ... 등가회로로 해석해 처음에 회로에 적용해도 성립하는지 알 수 있다.
    리포트 | 5페이지 | 2,000원 | 등록일 2022.03.04
  • 기초전기전자공학실험 lab7, 테브난 정리, 결과보고서
    실험 회로도1-2. ... 원 회로 IL, 테브난 등가 회로로 구성한 후 전류 IL2-3. Vth =3.6V로 테브난 등가 전압을 구성 후, 전류 측정 방법을 나타낸 회로도3. ... 전압원, 전류원, 저항을 포함한 어떠한 회로 블록도 테브난 등가회로로 변환할 수 있다.회로에 쓰였던 저항은 4줄 J급 저항으로 모두 5% 이내 오차를 가졌다.
    리포트 | 5페이지 | 1,500원 | 등록일 2022.04.15
  • 소리(음성)으로 움직이는 자동차
    Switch 회로를 이용하여 양의 전압만 출력 . ( 양의 전압 , 음의 전압이 번갈아 발생하면 자동차가 앞뒤로 동작 )Chapter4 전체 회로도 Common Source Common ... 출력신호 10.1VChapter5 작동원리 ( 스위치 회로 ) 출력신호 6VChapter4 전체 회로도 입력신호 117mV 출력신호 6VChapter6 제작과정 및 최종결과Chapter7 ... 소리로 움직이는 자동차하나 , 프로젝트 개요 둘 , 관련자료 및 이론 셋 , 프로젝트 구현 방향 넷 , 회로도 다섯 , 작동원리 여섯 , 제작과정 및 최종결과 일곱 , 역할 분담 여덟
    리포트 | 16페이지 | 2,000원 | 등록일 2022.01.04 | 수정일 2022.01.06
  • 기초전자실험 with PSpice 실험03 PSpice를 이용한 회로 시뮬레이션
    실험과의 차이값은 이와 같은 이유 때문이다.(6-3) PSpice의 장점회로도의 제작과 변경이 매우 간편하다. 잘못된 회로 구성시에도 오류의 원인을 찾기 쉽다. ... 실험 원리PSpice의 시뮬레이션을 위한 기본 회로 원리(2-1) 직렬 회로전압 분배 법칙에 의해 직렬 회로에서 소자에 걸리는 전압은V _{R1} = {R1} over {R _{all ... 시뮬레이션을 수행한다.(8) 전압과 전류를 측정하여 기록한다.시뮬레이션 방법(조건)시뮬레이션 목적각 저항에 걸린 전압,전류 및 전체 전류 구하기대상회로실험1,2,3 의 실험 회로시뮬레이션
    리포트 | 7페이지 | 1,500원 | 등록일 2022.11.08
  • 2주차 결과보고서 - 다이오드 기본특성
    OrCAD Capture를 통한 실험 회로도다음과 같이 실험을 위한 회로를 구성하였다. 시뮬레이션으로 전압을 -200V부터 100V까지 1V 간격으로 증가시키며 측정하였다. ... OrCAD Capture를 통한 실험 회로도다음과 같이 실험 회로를 구성하여 0V부터 99V까지 0.01V 간격으로 변화시키며 시뮬레이션 하였다.2. ... OrCAD Capture를 통한 실험 회로도1) D1N4002회로를 다음과 같이 구성한 후 3uS간격으로 측정하였다.2) D1N914회로를 다음과 같이 구성한 후 1.02uS 간격으로
    리포트 | 20페이지 | 2,500원 | 등록일 2023.11.24
  • 건국대학교 전기전자기초실험1 13주차 예비보고서 A+
    여기서 Q와 Q’은 서로 보수 관계에 있으므로, 한 출력이 0이라면 다른 출력은 반드시 1이 되어야 한다.(2) NAND 게이트로 구성한 SR 래치 회로회로도와 출력신호의 논리식 ... 회로도와 출력신호의 논리식, 진리표를 조사하시오.입력 값들에 대한 NOR 게이트로 구현한 SR 래치의 상태 변화는 다음과 같다.즉, 세트 입력 S=1이 되면 Q=1로 세트 되고, ... 모의실험(1) 모의실험 1 – NOR 게이트를 이용한 SR 래치 모의실험LTspice를 이용하여 다음의 회로도를 구성하시오.NOR 게이트는 OR 게이트와 NOT 게이트로 구성하시오.NOT
    리포트 | 7페이지 | 5,000원 | 등록일 2024.04.14 | 수정일 2024.04.22
  • [건국대학교 전기전자기초실험1 A+][2024 Ver] 14주차 - 예비레포트
    게이트로 구성한 SR 래치 회로회로도와 출력신호의 논리식, 진리표를 조사하시오.NAND 게이트를 이용한 SR 래치는 NOR 게이트를 사용한 SR 래치에 비해 입력신호가 반전된다 ... 반면, 이전 입력신호가 Set이 0이고, Reset이 1이면 출력신호 Q는 1을 유지한다.)(3) NOR 게이트로 구성한 SR 래치 회로회로도와 출력신호의 논리식, 진리표를 조사하시오.입력신호 ... 따라서 진리표로부터 얻을 수 있는 논리식 또한 동일하다.(2) 모의실험 2 – NAND 게이트를 이용한 SR 래치 모의실험LTspice를 이용하여 다음의 회로도를 구성하시오.NAND
    리포트 | 6페이지 | 5,000원 | 등록일 2024.08.10
  • A+ 전자회로설계실습_Common Emitter Amplifier 설계
    모든 node의 전압과 branch의 전류가 나타난 회로도와 이때의 출력파형을 PSPICE로 Simulation하여 제출하라. ... gain은 변하지 않는다. (2차 설계 완료) 모든 node의 전압과 branch의 전류가 나타난 회로도와 이때의 출력파형을 PSPICE로 Simulation하여 제출하라. ... 100 kHz일 때, (h)의 회로에 대한 입력과 출력 전압을 동시에 화면에서 관측하려면 수평축은 몇 μs/DIV로 설정할 것인가?
    리포트 | 7페이지 | 1,000원 | 등록일 2024.08.21
  • 아이템매니아 이벤트
  • 유니스터디 이벤트
AI 챗봇
2024년 09월 20일 금요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
6:23 오후
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
9월 1일에 베타기간 중 사용 가능한 무료 코인 10개를 지급해 드립니다. 지금 바로 체험해 보세요.
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감
방송통신대학 관련 적절한 예)
- 국내의 사물인터넷 상용화 사례를 찾아보고, 앞으로 기업에 사물인터넷이 어떤 영향을 미칠지 기술하시오
5글자 이하 주제 부적절한 예)
- 정형외과, 아동학대