디지털논리회로실험 - 제 2장 UNIVERSAL 게이트
- 최초 등록일
- 2008.11.27
- 최종 저작일
- 2008.09
- 13페이지/ 한컴오피스
- 가격 1,500원
소개글
제 2장 UNIVERSAL 게이트 (NAND, NOR)
1. 실험 목적 및 기본 개념
실험 목적: 논리 회로에서 가장 많이 사용되는 유니버셜 게이트인 NAND, NOR Gate의
기본논리 동작 및 특성을 실험을 통하여 이해.
NAND, NOR 게이트만으로 어떠한 디지털 논리회로도를 나타낼 수 있다.
즉, NAND, NOR 게이트로 AND, OR, NOT 게이트를 비롯한 모든 논리 게이트를 표현
할 수 있다는 이유로 NAND, NOR 게이트를 만능 게이트(Universal Gate)라 한다.
2. 실험 과정, 회로도 및 타이밍 다이어그램
(1) NAND Gate
※NAND 게이트는 2개 이상의 입력과 1개의 출력으로 구성된 논리게이트.
AND 게이트의 출력에서 Inverter를 삽입한 것과 같다. 그러므로 AND 게이트와 반대의 출
력 신호를 내보낸다. 모든 입력이 “1”상태 일 때만 출력이 “0”상태로 되고, 그 이외의
경우에는 출력이“1”상태를 나타내는 게이트이다.
믿을 만한 좋은 자료니까 추천해드립니다.
목차
1. 실험 목적 및 기본 개념
2. 실험 과정, 회로도 및 타이밍 다이어그램
(1) NAND Gate
(2) NOR Gate
본문내용
제 2장 UNIVERSAL 게이트 (NAND, NOR)
1. 실험 목적 및 기본 개념
실험 목적: 논리 회로에서 가장 많이 사용되는 유니버셜 게이트인 NAND, NOR Gate의
기본논리 동작 및 특성을 실험을 통하여 이해.
NAND, NOR 게이트만으로 어떠한 디지털 논리회로도를 나타낼 수 있다.
즉, NAND, NOR 게이트로 AND, OR, NOT 게이트를 비롯한 모든 논리 게이트를 표현
할 수 있다는 이유로 NAND, NOR 게이트를 만능 게이트(Universal Gate)라 한다.
2. 실험 과정, 회로도 및 타이밍 다이어그램
(1) NAND Gate
※NAND 게이트는 2개 이상의 입력과 1개의 출력으로 구성된 논리게이트.
AND 게이트의 출력에서 Inverter를 삽입한 것과 같다. 그러므로 AND 게이트와 반대의 출
력 신호를 내보낸다. 모든 입력이 “1”상태 일 때만 출력이 “0”상태로 되고, 그 이외의
경우에는 출력이“1”상태를 나타내는 게이트이다.
① 2입력 NAND Gate
7408칩 (4조 2입력 AND Gate)과 7404칩 (6조 Inverter)을 사용하여 [그림 A]와 같이 회로를 구성하고 출력 Y1과 Y의 상태를 [그림 B]에 기록함.
7400칩 (4조 2입력 NAND Gate)을 사용하여 [그림 A]와 같이 회로를 구성하고 출력 Y의 상태를 [그림 B]에 기록함.
② 3입력 NAND Gate
7410칩 (3조 3입력 NAND Gate)을 사용하여 [그림 A]와 같이 회로를 구성하여 입력 A, B, C의 변화에 따른 출력 Y의 상태를 [그림 B]에 기록함.
7400칩 (4조 2입력 NAND Gate)을 사용하여 [그림 A]와 같은 3입력 NANDGate 회로를 구성하고 입력 A, B, C의 변화에 따른 출력 Y1, Y2, Y의 상태를 [그림 B]를 기록함.
참고 자료
없음