전기 전자 회로 실험
- 최초 등록일
- 2007.06.05
- 최종 저작일
- 2005.03
- 12페이지/ 한컴오피스
- 가격 2,000원
소개글
공과대학에서 기본적으로 배우는 전기전자회로 실험 예비보고서와 결과 보고서 입니다.
chapter3. 결과 보고서 (실험3: Tellegen 및 중첩의 정리) 3page
chapter5. 예비 보고서 (실험5: Thevenin 및 Norton의 정리) 5page
chapter5. 결과 보고서 (실험5: Thevenin 및 Norton의 정리) 4page
총 12page 이며 포지는 미포함 입니다.
본분 내용관련 각 질문에 대한 실험 결과와 표 채우기, 문제 풀이와 답 및
시뮬레이션 화면 캡처등의로 내용이 구성되어 있습니다.
목차
-실험3: Tellegen 및 중첩의 정리-
1.선형회로(해의 확인)
2.비선형회로(텔리전의 정리 확인)
3.검토 및 논의
-실험5: Thevenin 및 Norton의 정리-
1. Thenenin의 정리
2. Norton의 정리
3. 추가문제
-실험5: Thevenin 및 Norton의 정리 결과보고서-
1. Thenenin의 정리
2. Norton의 정리
3. 결론
4. 추가문제
5. 검토 및 논의
본문내용
-실험3: Tellegen 및 중첩의 정리-
[6] 결과 보고 사항 :
(1) R3= 3KΩ인 선형회로에 대하여, 표1(a)의 측정치를 이론치와 비교하라.
1.선형회로(해의 확인)
-표1-
(2) 표 1(a),(b),(c)에 대하여 텔리전의 정리를 확인하라.
-생략-
2.비선형회로(텔리전의 정리 확인)
-표2-
3.검토 및 논의
실험5: Thevenin 및 Norton의 정리-예비 보고서
[5] 실 험 절 차.
(1) 그림 7의 회로를 구성하고, RL = 1kΩ, 2kΩ 각각에 대하여 RL 양단에 걸리는 전압 (VL)과 흐르는 전류(IL)을 측정하여 표1에 기록한다.
(1) VL, IL : 표 1
1. Thenenin의 정리
(2)RL을 제거하여 개방된 a,b 단자에 걸리는 전압(Vth)을 측정하고, 또 전원 VDC를 단락시키고, a,b단자에 나타나는 등가저항(Rth)를 측정하여 표 2에 기록한다
(2) VTH, RTH : 표2
(3) (2)에서 구한 Vth및 Rth값을 이용하여 그림 8과 같은 Thevenin 등가회로를 구성하고, 이것에 의하여 (1)과 마찬가지로 RL에 걸리는 전압(VLT)과 흐르는 전류(ILT)를 측정하여 표 3에 기록한다.
-생략-
-실험5: Thevenin 및 Norton의 정리 결과보고서-
1. Thenenin의 정리
(1) VL, IL
(2) VTH, RTH
(3) VLT, ILT
2. Norton의 정리
(4) IN, RN
(5) VLN, ILN
3. 결론
(6) VL, VLT, VLN; IL, ILT, ILN
4. 추가문제
5. 검토 및 논의
참고 자료
없음