• 통큰쿠폰이벤트-통합

[공학]4 - phase

*윤*
개인인증판매자스토어
최초 등록일
2006.10.28
최종 저작일
2006.01
17페이지/ MS 파워포인트
가격 1,500원 할인쿠폰받기
다운로드
장바구니

소개글

phase란 무엇인가?
파형의 종류
실험을 통한 파형의 구현

목차

실험 목적
원리

본문내용

실험 10. 4-Phase clock 발생기
실험 목적 ;

1. 비중첩 클럭펄스를 발생시키기 위해 74139의 사용방법을 익힌다.

 2. 74139를 사용하여 발생된 클럭파형의 이상여부를 확인한다.
실험 10. 4-Phase clock 발생기
원리 ;
  다위상 클럭은 여러 주기 혹은 동일 주기의 클럭신호가 서로 다른 위상으로 중첩 혹은 비중첩으로 구성한다. 특히 다위상클럭은 신호의 발생이 어렵지만 회로를 제어하기 용이한 점에서 디지털 시스템에서 많이 사용된다. 예를 들면 마이크로 프로세서는 보통 ψ1, ψ2로 불리는 비중첩의 2상 클럭을 필요로 한다. 그러나 동시에 두 개의 파형이 양의 레벨로 되는 것을 피해야 하는 주의가 필요하다. 따라서 양의 펄스는 비중첩이 된다고 말한다.
실험 10. 4-Phase clock 발생기
4상 클럭(4-Phase clock) ;
 이 실험에서 4상 클럭은 3종류의 IC를 연결하여 구성한다. 7404 inverter, 7476 JK flip-flop, 74139 2-4 decoder는 앞에서 사용된 소자들이다. 이 세 개의 IC는 4개의 클럭파형 ψ1, ψ2, ψ3, ψ4를 발생시키기 위해 그림 처럼 연결되었다. 각각의 파형은 부의 펄스로 구성되어 있고 주어진 시간에 단지 하나의 부의 펄스 파형만이 발생된다.

실험 10. 4-Phase clock 발생기
위상(Phase) : 시각 0시에 대해 파형의 상대적인 위치

구형파를 디지털 파형으로 사용한다. 다른 파형들과 달리 순간순간 값이 high / low밖에 없기 때문에 신호의 제어가 용이하다.

참고 자료

없음
*윤*
판매자 유형Bronze개인인증

주의사항

저작권 자료의 정보 및 내용의 진실성에 대하여 해피캠퍼스는 보증하지 않으며, 해당 정보 및 게시물 저작권과 기타 법적 책임은 자료 등록자에게 있습니다.
자료 및 게시물 내용의 불법적 이용, 무단 전재∙배포는 금지되어 있습니다.
저작권침해, 명예훼손 등 분쟁 요소 발견 시 고객센터의 저작권침해 신고센터를 이용해 주시기 바랍니다.
환불정책

해피캠퍼스는 구매자와 판매자 모두가 만족하는 서비스가 되도록 노력하고 있으며, 아래의 4가지 자료환불 조건을 꼭 확인해주시기 바랍니다.

파일오류 중복자료 저작권 없음 설명과 실제 내용 불일치
파일의 다운로드가 제대로 되지 않거나 파일형식에 맞는 프로그램으로 정상 작동하지 않는 경우 다른 자료와 70% 이상 내용이 일치하는 경우 (중복임을 확인할 수 있는 근거 필요함) 인터넷의 다른 사이트, 연구기관, 학교, 서적 등의 자료를 도용한 경우 자료의 설명과 실제 자료의 내용이 일치하지 않는 경우

찾던 자료가 아닌가요?아래 자료들 중 찾던 자료가 있는지 확인해보세요

더보기
최근 본 자료더보기
탑툰 이벤트
[공학]4 - phase
  • 유니스터디 이벤트
AI 챗봇
2024년 09월 30일 월요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
8:31 오후
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감