중앙대 전자회로 설계 실습 예비보고서 3_Voltage Regulator 설계
- 최초 등록일
- 2024.03.05
- 최종 저작일
- 2023.03
- 2페이지/ MS 워드
- 가격 2,000원
소개글
2024년, 4학년에 재학 중인 중앙대학교 전자전기공학부 학생입니다. 누구보다 학업에 진지하게 임하였기 때문에, 제 자료에 자부심이 있습니다. 현재 학점은 4.3XX이며, 저의 모든 자료에 대해 증빙할 수 있습니다.
전자회로설계실습 과목은 제가 저희 분반에서 유일하게 레포트 점수 만점을 획득하였습니다. 누구보다 시간을 많이 투자하여 정성스레 작성하였으니, 제 자료를 참고하여 좋은 결과 얻으셨으면 좋겠습니다. 감사합니다.
## 2023년 진행중인 실습책에 맞춰서 제작된 보고서입니다. 2022년부터 책이 약간 바뀌었기 때문에, 비대면 시절이 아닌 대면 시절의 보고서 입니다.
## 중요내용 및 주의사항의 경우 항상 형광펜 및 빨간 글씨로 표시해놓아, 편집하기 매우 쉽습니다. 또한, PDF 파일이 아닌 Word 파일로 올려서 여러분들의 마음에 들게 자체 수정하여 사용하시면 바람직할 것 같습니다.
목차
없음
본문내용
* 모든 계산 결과는 반올림하여 유효숫자 세 자리 까지만 사용한다.
(A) 설계: 아래 그림 6-1에서 5㏀의 부하(R_1)에 걸리는 직류전압의 최대치(V_p)가 4.4V이며, ripple(V_r)이 0.9V이하가 되도록 교류입력전원의 크기를 결정하고 C의 크기를 설계한다. 이때 diode의 저항은 0.7㏀으로 가정한다. 이론부와 교과서(Sedra)를 참고한다. 설계에 사용된 수식, 과정을 상세히 기술한다.
V_p=R_L/(R_f+R_L ) V_sm=4.4V=(5㏀)/(0.7㏀+5㏀) V_sm으로 V_sm=5.016V이다. 이는 전원전압의 최대치로, 교류입력전원의 크기가 offset=0일 때, 5.016V이다.
참고 자료
없음