중앙대 전자회로 설계 실습 결과보고서2_Op Amp의 특성측정 방법 및 Integrator 설계
- 최초 등록일
- 2024.03.05
- 최종 저작일
- 2023.03
- 9페이지/ MS 워드
- 가격 2,000원
소개글
2024년, 4학년에 재학 중인 중앙대학교 전자전기공학부 학생입니다. 누구보다 학업에 진지하게 임하였기 때문에, 제 자료에 자부심이 있습니다. 현재 학점은 4.3XX이며, 저의 모든 자료에 대해 증빙할 수 있습니다.
전자회로설계실습 과목은 제가 저희 분반에서 유일하게 레포트 점수 만점을 획득하였습니다. 누구보다 시간을 많이 투자하여 정성스레 작성하였으니, 제 자료를 참고하여 좋은 결과 얻으셨으면 좋겠습니다. 감사합니다.
## 2023년 진행중인 실습책에 맞춰서 제작된 보고서입니다. 2022년부터 책이 약간 바뀌었기 때문에, 비대면 시절이 아닌 대면 시절의 보고서 입니다.
## 중요내용 및 주의사항의 경우 항상 형광펜 및 빨간 글씨로 표시해놓아, 편집하기 매우 쉽습니다. 또한, PDF 파일이 아닌 Word 파일로 올려서 여러분들의 마음에 들게 자체 수정하여 사용하시면 바람직할 것 같습니다.
목차
없음
본문내용
1. 서론
이상적인 Op Amp와 실제 Op Amp 에는 여러가지 한계가 존재한다. Offset Voltage, Offset Current 등 과 같은 것들이 그 중 하나이다. Offset Voltage 와 Current를 이해하는 것은 Op Amp 의 내부 구조와 작동 원리를 이해하고, Op Amp를 이용하여 목적에 맞는 회로를 설계할 때 더욱 정확한 결과 값을 얻을 수 있도록 이해할 수 있는 실험을 진행했다.
또한 Integrator 회로에서 커패시터 Op Amp와 같은 소자들의 한계로 인해, 특정 주파수 이상으로 높이게 되면 발생하는 slew-rate 현상에 대해 알아보았다. slew-rate를 실험적으로 측정한 뒤, data sheet와 비교하여 측정방법이 올바른지 알아보았으며, 이를 통해 slew-rate와 Integrator 회로의 구조와 작동원리, 한계에 대해서 이해할 수 있었다.
이번 실험은 위와 같이 Op Amp의 특성을 측정하고, Integrator를 설계하여 slew-rate에 대해 알아볼 수 있도록 하는 실험이었다.
2. 설계실습 결과
$$ 4.1 Offset Voltage 측정
(A) Open Loop Gain : 그림 4.1의 회로를 bread board에서 구현하고 그 출력파형을 제출한다. 왜 그러한 출력이 나오는 지 그 이유를 기술한다.
위처럼 회로를 구성하고 CH1을 접지시킨 입력부에 연결한 뒤, CH2를 출력부에 연결하고 파형을 측정했다.
참고 자료
없음