• LF몰 이벤트
  • 파일시티 이벤트
  • 서울좀비 이벤트
  • 탑툰 이벤트
  • 닥터피엘 이벤트
  • 아이템베이 이벤트
  • 아이템매니아 이벤트

[서울시립대] A+ 전자전기컴퓨터설계2 2주차(Schemetic)결과레포트(예비레포트포함,시립대)

체크케랍
개인인증판매자스토어
최초 등록일
2021.12.30
최종 저작일
2021.09
10페이지/ 한컴오피스
가격 1,000원 할인쿠폰받기
다운로드
장바구니

소개글

Schemetic을 통해 module instance를 구현하고 실행하는과정이 포함됨.

"[서울시립대] A+ 전자전기컴퓨터설계2 2주차결과레포트(예비레포트포함,시립대)"에 대한 내용입니다.

목차

Ⅰ.서론
Ⅱ.실험방법
Ⅲ.실험결과
Ⅳ.오차분석과 결론

본문내용

Ⅰ.서론
실험 내용: Xilinx ISE의 특징과 역할, 그 역할들을 이용하는 방법을 알아본다. 이번 2주차 실험에서는 Schemetic을 통해서 회로를 설계한후 FPGA에 적용하는 실험을 하였다.

Ⅱ.실험방법
1. Half adder를 Schemetic으로 구현하시오.
1) 아래와 같이 schemetic을 만들 수 있다.
2) 입력변수를 넣어서 시뮬레이션을 돌리고싶다면, 아래와같이할 것
설명 : 아래 그림처럼 프로젝트안에서 sch를 오른쪽클릭해서 뉴스소를 눌러서 베릴로그 텍스트 픽스쳐를 누르면 자동으로 완성된다.
3) 코드와 시뮬레이션
이때 if def end If 부분을 지우고 endmodule 위에 end를 덧 붙여줘야한다

2. 위에서 Schematic으로 설계한 Half Adder를 Module Instance Symbol로 호출하여 1-bit Full Adder를 설계한다.
1) 먼저 하나의 프로젝트 안에서 create schemetic symbol을 한다.
2) 같은 프로젝트안에서 새로운 스키메틱을 만들면 아래와 같이 앞에서 만든회로를 쓸수잇다.

참고 자료

전자전기컴퓨터설계실험2 교안
체크케랍
판매자 유형Bronze개인인증

주의사항

저작권 자료의 정보 및 내용의 진실성에 대하여 해피캠퍼스는 보증하지 않으며, 해당 정보 및 게시물 저작권과 기타 법적 책임은 자료 등록자에게 있습니다.
자료 및 게시물 내용의 불법적 이용, 무단 전재∙배포는 금지되어 있습니다.
저작권침해, 명예훼손 등 분쟁 요소 발견 시 고객센터의 저작권침해 신고센터를 이용해 주시기 바랍니다.
환불정책

해피캠퍼스는 구매자와 판매자 모두가 만족하는 서비스가 되도록 노력하고 있으며, 아래의 4가지 자료환불 조건을 꼭 확인해주시기 바랍니다.

파일오류 중복자료 저작권 없음 설명과 실제 내용 불일치
파일의 다운로드가 제대로 되지 않거나 파일형식에 맞는 프로그램으로 정상 작동하지 않는 경우 다른 자료와 70% 이상 내용이 일치하는 경우 (중복임을 확인할 수 있는 근거 필요함) 인터넷의 다른 사이트, 연구기관, 학교, 서적 등의 자료를 도용한 경우 자료의 설명과 실제 자료의 내용이 일치하지 않는 경우

이런 노하우도 있어요!더보기

최근 본 자료더보기
탑툰 이벤트
[서울시립대] A+ 전자전기컴퓨터설계2 2주차(Schemetic)결과레포트(예비레포트포함,시립대)
  • AI글쓰기 서비스 오픈
  • 파트너스 등급업 이벤트
AI 챗봇
2024년 08월 18일 일요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
8:39 오전
New

24시간 응대가능한
AI 챗봇이 런칭되었습니다. 닫기