아주대학교 논리회로실험 / 2번 실험 예비보고서
- 최초 등록일
- 2021.07.20
- 최종 저작일
- 2020.09
- 7페이지/ 한컴오피스
- 가격 1,000원
소개글
"아주대학교 논리회로실험 / 2번 실험 예비보고서"에 대한 내용입니다.
목차
1. 실험 목적
2. 실험 이론
3. 실험 도구 및 소자
4. 회로 결선도
5. 실험 과정
6. 실험 예상 결과
7. 참고 문헌
본문내용
1. 실험 목적
1. CMOS 회로의 전기적 특성에 대해 이해한다.
2. 천이시간 (Transition Time)에 대해 확인하고 실험한다.
3. 전달지연 (Proopagation Delay)에 대하여 확인하고 실험한다.
4. CMOS의 전기적 동작 중 내부 저항 값을 확인하고 실험한다.
2. 실험 이론
논리소자의 Logic Level 판별방식
논리소자에는 H, L의 값을 범위를 이용해서 구분한다.
이를 State noise margin이라고 한다.
<중 략>
실험 4 : CMOS의 AC 특성 확인
1. 마찬가지로 DataSheet에 5V 기준값이 없다. 이에 위와 같이 4.5V를 기준으로 생각해보면 tpd(propagation delay)가 4.5V일 때 10ns라는 정보를 확인할 수 있다.
2. Ch1이 4번 핀에 연결되어 있고 Ch2가 8번 핀에 연결되어 있으며, 그 사이에 4개의 gate가 있다고 생각할 수 있으므로 10x4=40ns의 지연 시간 (propagation delay)이 걸릴 것이다.
참고 자료
아주대학교 논리회로 강의노트 (2019)
아주대학교 논리회로 실험 강의 노트 (2020)
임석구 외 1인 공저, 『디지털 논리회로 (이론, 실습, 시뮬레이션)』, 제 3판, 2015
ALLDATASHEET, (2020.09.07.), (2020.09.07.), http://www.alldatasheet.com/datasheet-pdf/pdf/15520/PHILIPS