소개글
"[A+/PSpice/배경이론포함(교재카피)/예비레포트] 공통 이미터 증폭기 전자회로실험,이강윤"에 대한 내용입니다.
목차
1. 실험 개요
2. 실험 기자재 및 부품
3. 배경 이론
4. 실험 회로 및 실험 절차
5. PSpice 시뮬레이션
6. 결론 및 고찰
본문내용
1. 실험 개요
BJT를 이용한 공통 이미터 증폭기의 동작 원리를 공부하고, 직접 실험을 통해 동작 특성을 측정한다. 이미터 증폭기는 B가 입력, C가 출력, E가 공통 단자인 증폭기이며, 높은 전압 이득을 얻을 수 있다는 장점이 있어 널리 사용되고 있다. 이번 실험에서는 공통 이미터 증폭기의 입력-출력 특성 곡선을 구하고, 소신호 등가회로의 개념을 적용하여 전압 이득을 구하고, 이를 직접 확인해보고자 한다.
2. 실험 기자재 및 부품
▸ DC 파워 서플라이
▸ 디지털 멀티미터
▸ 오실로스코프
▸ 함수 발생기
▸ Q2N4401(npn형 BJT) (1개)
▸ 저항
▸ 커패시터
▸ 브레드보드
<중 략>
<실험 절차>
1) 실험회로 1에서 V_CC값을 12V, v_sig값을 0V, V_BB값을 4V로 두고, R_BB저항 값이 2kΩ 인 경우 v_o의 DC 값이 6V가 되도록 하는 R_C값을 결정한다. 이 경우 BJT의 각 단자들의 전압(V_C,V_B,V_E) 및 전류(I_C,I_B,I_E)를 구하고, 표에 기록하시오. 각 단자들의 전압을 바탕으로 BJT가 능동 영역에서 동작하는지 확인하시오.
2) v_sig값을 0V로 두고, V_BB전압을 0V, 12V, 3V~9V는 500mV 간격으로 변화시키면서 v_o 의 DC 전압을 측정하여 표에 기록하고, 실험 회로 1의 입력-출력(V_BB-v_o) 전달 특성 곡선을 그리시오.
4) 전압 이득이 최소 10V/V이상 나오는지 실험하기 위해 입력에 10kHz의 0.01V_(p-p)정현파의 입력 전압을 인가한다. 이때 공통 이미터 증폭기의 입력-출력 전압의 크기를 표에 기록하여 전압 이득을 구하고, 크기와 위상을 고려하여 v_sig, 입력 전압(BJT 베이스 전압 v_BE), 출력 전압(BJT 컬렉터 전압 v_CE)의 파형을 캡처하여 결과 보고서에 기록하시오.
6) 실험 회로 1과 [실험 05]의 바이어스 회로를 결합한 실험 회로 2를 구성한다.
참고 자료
이 강 윤. “공통 이미터 증폭기,” in 단계별로 배우는 전자회로 실험 : 기본 소자부터 응용까지, 1^sted. 한빛아카데미, 2014, ch 6, pp. 109-124
유 관 호. (2021). Ch.4 BJT [pdf]. Available:
Adel S. Sedra. “BJTs.” in SEDRA/SMITH Microelectronic Circuits, SEVENTH ed. New York :OxFord University Press, 2015, ch 6, pp. 304-354