전자회로실험 OP AMP 반전 증폭기
- 최초 등록일
- 2021.06.16
- 최종 저작일
- 2021.03
- 9페이지/ 한컴오피스
- 가격 1,000원
목차
1. 실험목적
2. 기초이론
3. PSPICE 시뮬레이션
4. 실험 진행
5. 실험 결과
6. 고찰
본문내용
1. 실험 목적
· 시뮬레이션을 통해 OP Amp 반전증폭기의 동작 특성을 예측한다.
· OP Amp 반전증폭기의 회로 구성과 동작을 확인한다.
· OP Amp 반전 가산증폭기의 회로 구성과 동작을 확인한다.
2. 기초 이론
⦁ OP Amp 반전증폭기
· [그림 20-1]은 연산증폭기를 이용한 반전증폭기 회로이다.
· 입력신호 가 저항 을 통해 반전단자로 인가되고, 출력신호 는 저항 를 통해 반전단자로 귀환되어 부귀환을 형성한다. 비반전단자는 접지된다.
· 연산증폭기의 두 입력단자로 들어가는 전류가 무시할 수 있을 정도로 작다고 가정하면, 반전증폭기의 전압이득 는 식 (20.1)과 같다.
· 식 (20.1)에서 마이너스 부호는 입력전압과 출력전압의 위상이 반전 관계임을 의미한다. 는 연산증폭기의 개방회로 이득을 나타내며, LM358 연산증폭기의 경우
=100V/mV이다.
· 인 이상적인 연산증폭기를 가정하면, 전압이득은 이다.
⦁ OP Amp 반전 가산증폭기
· 반전증폭기에 2개 이상의 입력이 인가되면 반전 가산증폭기로 동작한다.
· [그림 20-2]는 두 입력신호 ,를 가산하는 반전 가산증폭기 회로이다. 출력신호 는 저항 를 통해 반전단자로 귀환되어 부귀환을 형성하며, 비반전단자는 접지된다.
· 이상적인 연산증폭기의 특성을 이용하여 출력전압을 구하면 식 (20.2)와 같으며, 저항 값 에 따라 여러 가지 기능을 구현할 수 있다.
· 이면 가 되어, 두 입력신호를 가산한 후 이득
만큼 증폭하는 회로로 동작한다.
· 이면, 두 입력신호의 평균값을 출력하는 회로로 동작한다.
4. 실험 진행
20-1. OP Amp 반전증폭기의 출력전압 측정하기
① 회로 구성하기
· [그림 20-6(a)]의 실험회로를 부품 배치도를 참조하여 구성한다.
참고 자료
없음