디지털 논리회로 실험 9주차 Shift Register 결과보고서
- 최초 등록일
- 2021.04.22
- 최종 저작일
- 2019.05
- 9페이지/ 한컴오피스
- 가격 2,000원
소개글
"디지털 논리회로 실험 9주차 Shift Register 결과보고서"에 대한 내용입니다.
목차
1. 실험 과정 및 실험 결과
2. 실험 결과 분석
3. 결론
본문내용
2. 실험 결과 분석
<4.1.1>
이번 실험은 4비트 직렬 입력-병렬 출력 레지스터로 기억하고 있는 내용을 오른쪽이나 왼쪽으로 이동시킬 수 있는 레지스터이다. 클럭이 상승할 때마다(클럭 펄스가 들어올 때마다) 데이터가 왼쪽에서 받으므로 오른쪽으로 한 비트씩 이동한다. 초기에 Q0-Q3값이 모두 0인 상태(0000)에서 D의 값을 1로 주고 클럭 펄스를 주면 D의 값이 받아져 오른쪽으로 한 비트씩 이동하고 최하위 비트(Q3)는 버림으로서 1000인 상태가 된다. 1000인 상태에서 D의 값을 0로 주고 클럭 펄스를 주면 D의 값이 받아져 오른쪽으로 한 비트씩 이동하고 최하위 비트(Q3))는 버림으로서 0100 상태가 된다. 이런 식으로 클럭이 상승할 때 D의 값이 받아져 Q0로 이동하게 되고 Q3)는 버림으로써 우측 시프트가 된다.
<4.1.2>
8-bit Serial-in Parallel-out Shift Register 74164 역시 기본 실험 (1)의 4-bit Serial-in Parallel-out 시프트 레지스터처럼 클럭이 상승할 때마다 (클럭 펄스가 들어올 때마다) 데이터를 왼쪽에서 받아 오른쪽으로 한 비트씩 이동하는 시프트 레지스터이다.
<중 략>
3. 결론
응용 실험 (1), (2), (3)에 대한 내용을 포함하시오. 특히, (2)의 실험에서 초기화 하는 과정을 자세히 서술하시오.
이번 실험에서는 Shift Register의 개념을 이해하고 그에 관한 회로를 구성하여 이론을 학습하고 응용하여 또다른 회로들을 구현해보는 실험을 하였다. 4.1.1 실험은 4비트 직렬 입력 - 병렬 출력 레지스터로 2진 데이터를 저장하여 신호가 인가될 때 데이터를 오른쪽 방향으로 쉬프트(1비트씩 옮기는 것) 할 수 있는 레지스터이다. 클럭 펄스가 들어올 때마다 데이터가 왼쪽에서 받으므로 오른쪽으로 한 비트씩 이동한다.
참고 자료
없음