전자회로실험 설계 예비보고서2 CMOS 증폭단 설계 CMOS Amplifier Circuit
- 최초 등록일
- 2021.04.04
- 최종 저작일
- 2016.05
- 7페이지/
한컴오피스
- 가격 2,000원
![할인쿠폰받기](/images/v4/document/ico_det_coupon.gif)
소개글
안녕하세요.
'반도체읽어주는남자'입니다.
- 본인 인증
- 전자공학과 졸업 인증
- 삼성전자 반도체공정 재직 인증
직접 작성한 자료들입니다.
목차
1. 설계 목적
2. 설계 이론 및 실험 부품 datasheet
1) CD4007 MOS Array Pin
2) 캐스코드 증폭단
3. 설계 검증 내용
1) MOSFET 특성 측정
2) 캐스코드 증폭단 회로 설계
4. 예상 결과
1) MOSFET 특성 측정
2) 캐스코드 증폭단 설계
5. 참고문헌 및 출처
본문내용
2. 설계 이론 및 실험 부품 datasheet
1) CD4007 MOS Array Pin
-여러 개의 N-MOS와 P-MOS가 하나의 칩으로 구성되어있어 편리하고 DC offset의 효과를 배제할 수 있는 장점이 있다.
-입력 신호가 왜곡 없이 증폭되어 컬렉터 전류로 나오는 장점이 있지만, 입력 전류와 무관하게 바이어스 전류가 항상 흐르게 되어 DC 전력소비가 커서 전력 효율이 낮다.
2) 캐스코드 증폭단
-캐스코드는 기본적으로 출력 임피던스를 증가시켜 증폭을 크게 하는 역할을 한다.
-전압이득은 출력 임피던스가 증가하면 비례하여 증가하므로 캐스코드를 이용하면 안정적으로 증폭된 결과를 얻을 수 있다.
-오른쪽 회로에서 R_L이 open이라고 가정하면 V_out에서 본 출력 임피던스는 N-MOS가 한 개일 때보다 2개를 연달아 이으면 출력 임피던스가 훨씬 커진다.
3. 설계 검증 내용
1) MOSFET 특성 측정
a) CMOS array를 사용하여 그림과 같이 회로를 연결한다.
b) V _{DS} =0.5V일 때, V_GS전압을 변화시키면서 I_DS를 측정한다.
c) V _{GS} =1V,``2V일 때, V _{DS}전압을 변화시키면서 I _{DS}를 측정한다.
참고 자료
Behzad Razavi (2009). 「Fundamentals of Microelectronics」. LA : WILEY
http://blog.naver.com/paval777
https://en.wikipedia.org/wiki/Current-feedback_operational_amplifier