패리티 비트와 해밍 코드의 비교(예제 포함) 설명
- 최초 등록일
- 2020.12.16
- 최종 저작일
- 2019.04
- 3페이지/ 한컴오피스
- 가격 1,000원
* 본 문서(hwp)가 작성된 한글 프로그램 버전보다 낮은 한글 프로그램에서 열람할 경우 문서가 올바르게 표시되지 않을 수 있습니다.
이 경우에는 최신패치가 되어 있는 2010 이상 버전이나 한글뷰어에서 확인해 주시기 바랍니다.
소개글
"패리티 비트와 해밍 코드의 비교(예제 포함) 설명"에 대한 내용입니다.
목차
1. 패리티 비트
(1) 패리티 비트의 정의와 사용방법
(2) 예제
2. 해밍 코드
(1) 해밍 코드의 정의
(2) 사용 방법과 예제
3. 패리티 비트와 해밍 코드의 차이점과 공통점
4. 참고 문헌(혹은 페이지)
본문내용
1. 패리티 비트
(1) 패리티 비트의 정의와 사용방법
패리티 비트란 정보의 전달 과정에서 오류가 발생하였는지 검사하기 위해 만든 코드로, 주로 컴퓨터 내부의 주 기억장치에서 사용된다. 서버급 컴퓨터의 주기억장치 중에서 패리티를 사용하는 메모리 모듈(ECC)을 찾아볼 수 있으며, 메모리에 저장하거나 전달할 데이터에 패리티를 붙여서 전송한다. 패리티 비트에는 두 가지 종류가 있 는데 하나는 짝수 패리티이고 또 다른 하나는 홀수 패리티이다. 짝수 패리티는 전체 패리티에서 1의 개수가 짝 수가 되도록 정하는 것이고, 홀수 패리티는 전체 비트에서 1의 개수가 홀수가 되도록 하는 것이다. 예를 들면, 7비트짜리 데이터 비트열이 1000011이라면 이에 대한 짝수 패리티 비트는 1로 설정하며, 전체 비트열은 10000111이 된다.
참고 자료
https://terms.naver.com/entry.nhn?docId=2837537&cid=40942&categoryId=32828(지식백과-두산백과)
https://terms.naver.com/entry.nhn?docId=832177&cid=42344&categoryId=42344(지식백과-컴퓨터인터 넷IT용어대사전)