(A+) 이학전자실험 OP AMP(2) 실험보고서
- 최초 등록일
- 2020.06.22
- 최종 저작일
- 2019.10
- 21페이지/ MS 워드
- 가격 5,000원
소개글
"(A+) 이학전자실험 OP AMP(2) 실험보고서"에 대한 내용입니다.
목차
1. 실험 목적
2. 실험 이론
1)Difference Amplifier
2)Summing Amplifier
3)미분기와 적분기
3. 실험 기구 및 재료
4. 실험 방법
1) Difference Amplifier
2) Inverting Summing Amplifier
3) 미분기 – 적분기
5. 실험 결과
1) Difference Amplifier
2) Inverting Summing Amplifier
3) 미분기-적분기
6. 결론
1) Difference Amplifier
2) Summing Amplifier
3) 미분기-적분기
본문내용
1. 실험 목적
Difference Amplifier와 Inverting Summing Amplifier, 미분기와 적분기 회로를 구성하여 그 회로의 특성과 원리에 대해 이해하는 것을 목적으로 한다..
2.실험 이론
(1)Difference Amplifier
Difference Amplifier는 차동 증폭기라고도 하며, 두 입력 신호 간 전압차를 증폭하는 회로이다. 위 그림 1과 같은 회로에서 V2=0이라 하면, 회로는 Inverted Amp가 되고, V1에 의해 발생하는 출력 전압은 아래와 같다.
V_out=-R_2/R_1 V_1
반대로 V1=0이라 하고, Vin+ 단자에 입력되는 전압을 V2’라 하면 V2’에 대해 이 회로는 Non-Inverted Amp가 되므로, V2’에 의해 발생하는 출력 전압은 아래와 같다.
V_out=(1+R_2/R_1 )〖V'〗_2
여기서 V2’은 R3과 R4로 구성된 Voltage Divider의 출력 전압이므로
〖V'〗_2=R_4/(R_3+R_4 ) V_2이며, 위 식들을 조합하면
V_out=(1+R_2/R_1 ) R_4/(R_3+R_4 ) V_2-R_2/R_1 V_1=((R_1+R_2)/(R_3+R_4 )) R_4/R_1 V_2-R_2/R_1 V_1로 나타낼 수 있다.
(2)Summing Amplifier
Summing Amplifier란 가산 증폭기라고도 하며, 위 그림 2는 Inverting Amplifier회로의 입력을 여러 개의 입력 전압의 병렬 연결로 구성하여 Inverting Summing Amplifier로 구성한 회로이다. 위 회로에서 출력 전압 Vout은 각 V1-R1, V2-R2, V3-R3을 가지는 3개의 Inverting Amp의 출력을 합한 것과 같으므로, 출력 전압 Vout은 아래와 같다.
V_out=-(R_4/R_1 V_1+R_4/R_2 V_2 R_4/R_3 V_3)
참고 자료
Analog Devices, Data Sheet OP07, 2011
부산대학교 물리학과, 다섯번째 실험-OP amp-2 : new_6th_week_v6.docx, 2019.
https://partsim.com/simulator.
https://www.circuitlab.com/editor/