아주대 전자회로실험 OUTPUT STAGE
- 최초 등록일
- 2014.07.03
- 최종 저작일
- 2014.06
- 5페이지/ 압축파일
- 가격 3,000원
소개글
2014년도 1학기에 직접 작성하였습니다.
보고서 1등했습니다.
목차
1. 실험 목적
2. 실험이론
3. 실험 과정 및 예상결과
4. 참고자료
본문내용
1. 실험 목적
- Class-A output stage, Class-B output stage, Class-AB output stage 회로의 동작과 특성을 실험을 통하여 알아본다.
2. 실험이론
Class- 전력증폭기의 바이어스 조건을 구성하는 방법론을 지칭한다. 아날로그 증폭 회로의 경우 A, B, AB, C 등급으로 구분하고, 이는 입력신호의 전체 위상(360도) 중 어느 부분을 증폭할 수 있느냐에 따라 구분한다.
입력 신호에 대해 증폭된 신호가 트랜지스터 활성 영역에 있도록 바이어스 된 증폭기이다. 위의 그림으 보면 출력이 입력과 180˚(반전) 위상차를 보인다. 또 트랜지스터 컬렉터 전류(IC)에 대해, 교류 부하선의 활성영역(직선영역) 중앙 근처에 직류 동작점(Q점)이 설정된다. 이렇게 함으로써, 트랜지스터를 포화시키거나, 차단시키지도 않고, 입력 신호의 왜곡 없이, 최대 출력 범위에 걸쳐 스윙이 가능하다.
<중 략>
전압 이득은 0.904, 5Vpp일때의 전압 이득은 0.947, 10Vpp일때의 전압 이득은 0.858이 됐다. 입력 전압을 증가시키면서 출력 전압 5Vpp일때까진 측정한 결과 전압 이득이 1에 가까워지는 것을 확인 할 수 있었는데 10Vpp일때는 출력이 포화되어서 전압 이득이 0.858로 떨어 졌다. 위의 4개의 그래프를 관찰해 보면 CLASS-B회로에서 보였던 비 선형적인 부분이 나타나지 않는 것을 확인 할 수 있다. 회로가 CLASS-B회로 보다 복잡해지긴 했지만 비선형적인 문제점을 없애기 위해서는 CLASS-AB 회로를 사용 하면 된다.
참고 자료
Razavi 전자회로 전자회로실험 - 실험7. output stage 강의노트
http://www.ktword.co.kr/abbr_view.php?nav=2&m_temp1=4486&id=175
압축파일 내 파일목록
실험7_예비보고서.hwp
실험7_결과보고서.hwp