실험2 제09주 Lab07 Pre FSM
- 최초 등록일
- 2014.03.11
- 최종 저작일
- 2013.11
- 9페이지/ MS 워드
- 가격 1,500원
목차
1. Introduction
1) Purpose of this Lab
2) Essential background for this Lab
2. Method
1) Procedure of Lab 1
2) Procedure of Lab 2
3) Procedure of Lab 3
3. Predata of this Lab
1) Lab 1 of 4-bit Up Counter
2) Lab 2 of 8-bit Up/Down Counter
3) Lab 3 of Moore Machine
4. Summarize
5. Reference
본문내용
1. Introduction
1) Purpose of this Lab
Combinational Circuit과 Sequential Circuir의 조합으로 이루어진 FSM(Finite State Machine)의 동작원리를 이해하고 FSM의 종류, Moore Machine과 Mealy Machine의 차이를 이해하고 회로를 설계, 제작할 수 있다.
<중 략>
Lab 1은 4-bit Up Counter를 설계, 제작하였다. 이 회로 역시 Edge-triggered 원리를 이용하여 Positive Clock Edge일 때, 작동을 하도록 만들었다. Up bit가 1일 때, Count를 시작하여 Output이 1씩 증가하는 회로이다. 이 때, len(Load Enable)이 1이면 Input값을 Output값에 Load하여 다시 Count를 시작한다. Lab 2는 8-bit Up/Down Counter를 설계, 제작하였다. 이 회로는 p Button을 눌렀을 때, Input값이 Ouput으로 Load되고 Up bit가 1이면 Up Count를, Up bit가 0이면 Down Count를 동작하는 회로이다.
참고 자료
http://club.uos.ac.kr - 제 9주차 강의교안