실험2 제02주 Lab01 Post Logic Circuit(XOR,OR,AND,FA,HA)
- 최초 등록일
- 2014.03.11
- 최종 저작일
- 2013.09
- 9페이지/ MS 워드
- 가격 1,500원
목차
1. Introduction
1) Purpose of this Lab
2) Essential background for this Lab
2. Result of this Lab
1) Measured data and description of Lab 1 (OR gate)
2) Measured data and description of Lab 2 (XOR gate)
3) Measured data and description of Lab 3 (Half adder)
4) Measured data and description of Lab 4 (Full adder)
3. Discussion
4. Conclusion
5. Reference
본문내용
1. Introduction
1) Purpose of this Lab
Analog와 Digital의 차이점을 이해하고 TTL, ASIC, FPGA 등의 소자를 이용하여 여러 가지 다양한 논리 회로(OR gate, XOR gate, 반가산기, 전가산기)를 구현할 수 있다. 이 때, Signal Input에 Logic ‘0’ 또는 ‘1’을 입력하였을 때, LED에 불이 On/Off 되는 것을 통해 진리표의 내용이 참인지 거짓인지 확인할 수 있다.
<중 략>
Lab 3의 실험 결과를 종합하여 확인한 결과, Half adder는 두 Input 중에 Logic ‘1’의 개수가 1개(홀수)이면 SUM bit는 Logic ‘1’을 출력하고 Logic ‘1’의 개수가 0개 혹은 2개(짝수)이면 SUM bit는 Logic ‘0’을 출력하는 것을 확인할 수 있었으며 두 Input 중에 Logic ‘1’의 개수가 2개 이상일 때만 Carry bit이 Logic ‘1’을 출력하는 것을 확인 할 수 있었다. 마지막으로 Lab 4의 실험결과를 종합하여 확인한 결과, Full adder 역시 Half adder와 마찬가지로 SUM bit과 Carrybit이 작동하는 것을 확인 할 수 있었다. 그러므로 1bit 덧셈기 Half adder를 통해 만든 Full adder를 여러 개 사용하면 2 bit 이상의 덧셈기를 제작할 수 있음을 알 수 있었다.
참고 자료
http://club.uos.ac.kr/lect/2013204009703 - 제 2주차 강의교안