• LF몰 이벤트
  • 파일시티 이벤트
  • 서울좀비 이벤트
  • 탑툰 이벤트
  • 닥터피엘 이벤트
  • 아이템베이 이벤트
  • 아이템매니아 이벤트

서강대학교 고급전자회로실험 15주차 예비보고서

*동*
개인인증판매자스토어
최초 등록일
2013.04.12
최종 저작일
2012.12
4페이지/ 한컴오피스
가격 1,000원 할인쿠폰받기
다운로드
장바구니

소개글

고급전자회로실험 과목의 보고서입니다.
많은 시간을 투자하여 작성하였으며, 회로에 대한 분석이 잘 되어 있다고 자신합니다.
공부에 도움이 되길 바랍니다.

목차

1. 예비보고사항
2. Simulation
3. 참고문헌

본문내용

1. 시뮬레이션 결과
실험 1. 디지털-아날로그 변환기
실험회로 1.

이진수로 가중된 저항을 이용한 DAC 회로는 디지털 입력 (b1, b2, ... , bn)을 받는다.

다음 식은 시뮬레이션 회로도에서 Rf에 흐르는 전류를 계산하여 나타낸 것이다. 이는 저항에 흐르는 전류와 디지털 입력 코드 사이의 관계식을 나타내고 있다.

전류와 피드백 저항 Rf를 곱하면 아날로그 출력전압을 얻을 수 있으며 다음과 같이 표현된다.

이는 DAC에 해당한다.
실험회로 2.

이진수로 가중된 저항 열의 경우에는 각 저항 사이의 가중치 간의 오차가 발생한다. 따라서 출력전압에 비선형성분이 발생하게 된다. 따라서 DNL, INL 등의 특성이 저하된다고 볼 수 있다. 이를 개선하기 위해서는 위의 회로도와 같은 R-2R Ladder를 이용한 DAC의 회로를 사용하는 것이 좋다. 그 이유는, 저항 가중치에 의한 오차의 비선형성을 줄일 수 있기 때문이다.

<중 략>

- 실험회로 2가 실험회로 1보다 더 선형적이며, 비트 수가 증가할수록 0오율이 적은 특성을 보이기 때문이다.
이진수로 가중된 저항 열의 경우 각 저항 사이의 가중치의 오차로 인해 출력 전압에 비선형 성분이 발생하게 되어서 DNL, INL 등의 특성이 저하된다. 이를 개선하기 위해, R-2R Ladder를 이용한 DAC 회로를 사용하면 저항의 가중치의 오차에 의한 비선형성을 줄임으로써 위와 같은 문제점을 해결할 수 있다.

실험 2. 아날로그-디지털 변환기
[1] 아날로그-디지털 변환기의 다음의 성능 파라미터들에 대해서 조사하시오.
-신호 대 잡음비[SNR]-Sound to Noise Ratio

참고 자료

없음
*동*
판매자 유형Silver개인인증

주의사항

저작권 자료의 정보 및 내용의 진실성에 대하여 해피캠퍼스는 보증하지 않으며, 해당 정보 및 게시물 저작권과 기타 법적 책임은 자료 등록자에게 있습니다.
자료 및 게시물 내용의 불법적 이용, 무단 전재∙배포는 금지되어 있습니다.
저작권침해, 명예훼손 등 분쟁 요소 발견 시 고객센터의 저작권침해 신고센터를 이용해 주시기 바랍니다.
환불정책

해피캠퍼스는 구매자와 판매자 모두가 만족하는 서비스가 되도록 노력하고 있으며, 아래의 4가지 자료환불 조건을 꼭 확인해주시기 바랍니다.

파일오류 중복자료 저작권 없음 설명과 실제 내용 불일치
파일의 다운로드가 제대로 되지 않거나 파일형식에 맞는 프로그램으로 정상 작동하지 않는 경우 다른 자료와 70% 이상 내용이 일치하는 경우 (중복임을 확인할 수 있는 근거 필요함) 인터넷의 다른 사이트, 연구기관, 학교, 서적 등의 자료를 도용한 경우 자료의 설명과 실제 자료의 내용이 일치하지 않는 경우

이런 노하우도 있어요!더보기

찾던 자료가 아닌가요?아래 자료들 중 찾던 자료가 있는지 확인해보세요

최근 본 자료더보기
탑툰 이벤트
  서강대학교 고급전자회로실험 15주차 예비보고서
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업
AI 챗봇
2024년 07월 15일 월요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
6:18 오전
New

24시간 응대가능한
AI 챗봇이 런칭되었습니다. 닫기