• LF몰 이벤트
  • 파일시티 이벤트
  • 서울좀비 이벤트
  • 탑툰 이벤트
  • 닥터피엘 이벤트
  • 아이템베이 이벤트
  • 아이템매니아 이벤트

7장 병렬회로, 전류분배 결과 레포트

*동*
최초 등록일
2012.06.22
최종 저작일
2012.06
4페이지/ 한컴오피스
가격 1,000원 할인쿠폰받기
다운로드
장바구니

소개글

전기회로 실험 결과레포트입니다.

목차

◈ 실험데이터
◈ 결과 분석 및 결론
◈ 고찰문제

본문내용

처음 한 실험은 각 저항의 값을 측정해서 표시 값과 비교해보는 것이다. 이전에 했던 실험에서도 다루었던 것으로 오차가 약간 크게 나온 것을 알 수가 있다. 그 다음에 했던 실험은 저항을 병렬로 계속 연결해 가면서 합성 저항 값을 측정해보고 회로에 흐르는 총 전류를 측정해서 변화를 확인하는 실험이다. 저항이 에서 , , 로 변화해 감에 따라서 합성 저항은 작아지고 회로에 흐르는 총 전류는 커지는 것을 확인 할 수가 있다. 합성 저항이 작아지는 이유를 보면 물리적으로 보았을 때 저항을 병렬로 연결할 경우 전류가 흐를 수 있는 길이 더 많아지게 된 것이므로 합성저항은 작아져야 한다. 또 식으로 접근해보면 합성저항 R은 이므로 더 많은 저항이 병렬로 연결될수록 합성저항 R은 작아지게 된다. 합성저항이 작아지게 되면 전압이 일정하기 때문에 회로에 흐르는 총 전류는 커지게 된다. 실험을 한 결과값에서 저항과 전류를 곱해서 전압을 구해보면 12V보다 작아서 실험값에 오차가 있다는 것을 알 수가 있다.

참고 자료

없음
*동*
판매자 유형Bronze개인

주의사항

저작권 자료의 정보 및 내용의 진실성에 대하여 해피캠퍼스는 보증하지 않으며, 해당 정보 및 게시물 저작권과 기타 법적 책임은 자료 등록자에게 있습니다.
자료 및 게시물 내용의 불법적 이용, 무단 전재∙배포는 금지되어 있습니다.
저작권침해, 명예훼손 등 분쟁 요소 발견 시 고객센터의 저작권침해 신고센터를 이용해 주시기 바랍니다.
환불정책

해피캠퍼스는 구매자와 판매자 모두가 만족하는 서비스가 되도록 노력하고 있으며, 아래의 4가지 자료환불 조건을 꼭 확인해주시기 바랍니다.

파일오류 중복자료 저작권 없음 설명과 실제 내용 불일치
파일의 다운로드가 제대로 되지 않거나 파일형식에 맞는 프로그램으로 정상 작동하지 않는 경우 다른 자료와 70% 이상 내용이 일치하는 경우 (중복임을 확인할 수 있는 근거 필요함) 인터넷의 다른 사이트, 연구기관, 학교, 서적 등의 자료를 도용한 경우 자료의 설명과 실제 자료의 내용이 일치하지 않는 경우

이런 노하우도 있어요!더보기

찾던 자료가 아닌가요?아래 자료들 중 찾던 자료가 있는지 확인해보세요

  • 아주대학교 기초전기실험 A+ 예비보고서 Ch. 6, 7, 9 (DC) 6페이지
    전류 법칙, 전류 분배법칙 그리고 전압 분배법칙을 적용하는 것을 연습한다 ... 실험 과정 및 예상 결과-Part 2.1) _{2},R _{3})와 병렬연결이므로R ... 실험 목적1) 병렬 DC 회로에서 전압과 전류를 측정한다.2) 키르히호프의
  • 전자공학실험2 15장 예비레포트 9페이지
    회로에 대한 Multisim 시뮬레이션 결과를 다음에 도시하였다.15.3.2 ... 전자공학실험2예비 레포트소신호 소스 공통 FET 교류증폭기 실험학과 : 전자공학과학번 ... CS), 드레인 공통(CD), 게이트 공통(CG) 접속방법이 있으며 본 장에
  • JFET 보고서 15페이지
    REPORT? 과 목 명 :ECAD? 학 과 :전자공학과? ... 회로의 구성JFET를 사용한 전압분배 바이어스 증폭회로로서 직류, 교류 전압원을 ... 회로의 해석1) BYPASS CAPACITOR가 있는 전압분배 바이어스에서
  • [전자회로실험3과 예비레포트]직렬 및 병렬 다이오드 구조 4페이지
    기초전자회로실험 예비리포트실험3직렬 및 병렬 다이오드 구조학번:이름:목적직렬 ... 회로의 총 전압은 회로의 각 소자에서 분배되어, 각 소자에서 일어나는 전압강하의합은 ... 회로의 총 전류병렬회로전류의 합과 같습니다.?
  • 아주대학교 기초전기실험 A+ ac 7, ac 8 예비보고서 6페이지
    회로의 어느 지점에서도 들어오거나(+) 나가는(-) 전류에 부호를 붙이면, ... 출입하는 전류의 합은 0이다.② 전압법칙(고리 법칙) : 모든 폐회로에서의 ... 그러한 회로들은 키르히호프 법칙의 두가지 법칙으로 단순화가 가능하다.① 전류법칙
더보기
최근 본 자료더보기
탑툰 이벤트
7장 병렬회로, 전류분배 결과 레포트
  • AI글쓰기 서비스 오픈
  • 파트너스 등급업 이벤트
AI 챗봇
2024년 08월 17일 토요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
10:15 오전
New

24시간 응대가능한
AI 챗봇이 런칭되었습니다. 닫기