기초실험및설계 : 가감산 회로 결과보고서
- 최초 등록일
- 2012.06.18
- 최종 저작일
- 2011.10
- 4페이지/ 한컴오피스
- 가격 1,000원
소개글
OP-AMP를 이용한 가산 증폭 회로(가산기), 차동 증폭 회로(감산기)의 결과보고서
---
4 페이지
오실로스코프 결과 사진 포함
성적 : A+
목차
1. 가산 증폭 회로의 실험 결과
2. 차등 증폭 회로의 실험 결과
3. 고찰
4. 참고문헌
본문내용
실험 내용에서는 ==50kΩ을 사용하지만, 실험실에 해당되는 저항이 없어 47kΩ으로 대체하였다. 가산 증폭 회로는 =일 때 출력 전압이 =로 나타나므로, 과 의 저항값을 실제로 측정 했을 때 최대한 일치하는 것으로 골라 사용하였다. 입력 전압은 펑션 제너레이터로 만든 1kHz 1를 사용하였는데, 펑션 제너레이터의 Amplitude를 0.48V로 설정했을 때 1를 얻었다.
입력 전압은 펑션 제너레이터 한 대에 의해 전압이 인가되므로 두 입력 전압의 위상과 크기가 똑같다. 측정한 저항값과 입력 전압으로 출력 전압을 계산하면, ==-4.33로 나타난다. 출력 전압의 부호가 (-)인 것은, 출력 전압이 입력 전압과 위상이 180° 차이난다는 것을 뜻하며, 오실로스코프로 두 전압을 동시에 측정하여 파형을 살펴보았더니 위상이 반대로 나타났다.
실험 결과, 입력 전압은 1가 되도록 펑션 제너레이터를 조정했기 때문에 오차가 없었고, 출력 전압은 오차가 3.46%로 나타나 비교적 계산과 가까운 값을 얻었다. 저항의 오차나 입력 전압 크기의 오차 등으로 출력 전압의 오차가 발생할 수 있으나, 계산해보면 그 차이는 수십mV가 차이나는 정도로 미미하다. 과 의 저항값이 다를 경우 출력 전압은 으로 구할 수 있다.
참고 자료
Donald A. Neamen, Microelectronics: Circuit analysis and design, 3rd ed.,McGraw-Hill, 2007.