• 통큰쿠폰이벤트-통합

[논리회로실험]실험5예비보고서 래치와 플립플롭

*민*
최초 등록일
2010.04.12
최종 저작일
2009.03
4페이지/ MS 워드
가격 1,000원 할인쿠폰받기
다운로드
장바구니

소개글

[논리회로실험]실험5예비보고서 래치와 플립플롭

실험결과 예상 시뮬레이션 등 모두 포함

목차

(1) NAND gate를 이용하여 클럭화되지 않은 R-S latch 회로를 구성하고 그 동작을 설명하시오
<R-S latch 회로 구성 및 시뮬레이션 결과>
<동작 방법>
(2) Master-slave clocked F/F에 대해 설명하고 NAND gate를 사용하여 J-K F/F을 구성하고 동작을 설명하라.
<<Master-slave Clocked Flip-Flop>>
<<동작 방법>>
(3) T F/F (toggle F/F)을 구성하고 그 동작을 설명하라.
<동작 방법>
(4) Latch와 flip-flop의 차이점을 설명하라.
<< 래치 [ latch ] >>
<< 플립플롭 [ flip-flop ] >>
<<Latch와 flip-flop의 차이점>>

본문내용

<동작 방법>
NAND gate로 된 flip-flop회로에서는, 두 입력이 모두 1일 때 flip-flop 상태는 전 상태를 그대로 기억하여 그 상태로 남아있게 된다. 만약 S에 ‘0’을 가하면 Q는 ‘1’로 Q’는 ‘0’으로 변하게 된다. 만약 S를 ‘1’로 바꾼 뒤에 R에 ‘0’을 가하게 되면 flip-flop은 clear상태가 된다. 또한 두 입력이 동시에 0이 되는 순간에는 출력이 모두 1이 되므로 이 조건은 정상적인 flip-flop동작에서는 피해야 한다. 쉽게 설명하면 S값에 ‘1’이 입력되면 Q값은 ‘1’값을 가지고 있다가 R값에 ‘1’이 입력되면 반전되어 Q는 ‘0’값을 지니다가 다시 S값이 ‘1’을 입력하면 다시 ‘1’값을 가지게 된다.
Master-slave clocked F/F에 대해 설명하고 NAND gate를 사용하여 J-K F/F을 구성하고 동작을 설명하라.
J K Q(t) 0 0 Q(t-1) : Latch 0 1 0 : RESET 1 0 1 : SET 1 1 /Q(t-1)
<>
마스터-슬레이브 플립플롭은 2개의 별개의 플립플롭으로 구성된다. 한 회로는 마스터 역할을 하고 나머지 하나는 슬레이브 역할을 한다. 클럭 펄스의 상승 에지(positive edge)에서 첫 번째 플립플롭(마스터)을 세트하고 클럭 펄스의 하강 에지(negative edge)에서 두번째 플립플롭(슬레이브)에 신호를 전달하도록 되어 있으며 기존 클럭 펄스가 있는 플립플롭에 인버터를 추가하여 어떤 형으로든지 만들 수 있는 것이다. 마스터-슬레이브 플립플롭은 두단의 플립플롭을 직렬 연결한 것인데 앞단이 마스터 뒷단이 슬레이브라 한다. 한 개의 클럭 펄스가 동시에 마스터와 슬레이브를 동작시킨다. 슬레이브쪽에는 NOT gate가 삽이되어있으며



Latch와 flip-flop의 차이점을 설명하라.
<< 래치 [ latch ] >> 시간적으로 변화하는 레지스터 및 카운터,데이터 신호 버스상의 디지털 정보를 원하는 시각에 판독하여 등록하는 동작, 또는 그 회로를 뜻한다. 보통 D 플립플롭으로 구성된 레지스터로 입력 정보는 클록 펄스의 상승 시각에서 표본화되어 입력되고 다음 클럭 펄스까지 그 이후의 입력에 관계없이 출력이 보존된다. 계전기 회로에서는 수동 또는 전자적 조작으로 리셋되지 않는 한 그 상태를 유지하도록 하는 동작, 또는 그 계전기를 말한다. << 플립플롭 [ flip-flop ] >> 2개의 안정 상태가 있을 때 한쪽 안정 상태를 정하는 입력이 인가되면 이어서 다른 쪽 안정 상태를 정하는 입력이 인가되기까지 그 상태를 유지하는 회로를 뜻한다. 2개의 안정한 상태를 각각 1 또는 0에 대응시켜 1비트를 기억할 수 있다. 다중 바이브레이터로 플립플롭을 구성하는 경우 2안정 다중 바이브레이터라고 한다. 또 플립플롭의 입력 신호가 교류 결합 회로를 통하여 인가되는 형식의 것을 교류 결합 플립

참고 자료

없음
*민*
판매자 유형Bronze개인

주의사항

저작권 자료의 정보 및 내용의 진실성에 대하여 해피캠퍼스는 보증하지 않으며, 해당 정보 및 게시물 저작권과 기타 법적 책임은 자료 등록자에게 있습니다.
자료 및 게시물 내용의 불법적 이용, 무단 전재∙배포는 금지되어 있습니다.
저작권침해, 명예훼손 등 분쟁 요소 발견 시 고객센터의 저작권침해 신고센터를 이용해 주시기 바랍니다.
환불정책

해피캠퍼스는 구매자와 판매자 모두가 만족하는 서비스가 되도록 노력하고 있으며, 아래의 4가지 자료환불 조건을 꼭 확인해주시기 바랍니다.

파일오류 중복자료 저작권 없음 설명과 실제 내용 불일치
파일의 다운로드가 제대로 되지 않거나 파일형식에 맞는 프로그램으로 정상 작동하지 않는 경우 다른 자료와 70% 이상 내용이 일치하는 경우 (중복임을 확인할 수 있는 근거 필요함) 인터넷의 다른 사이트, 연구기관, 학교, 서적 등의 자료를 도용한 경우 자료의 설명과 실제 자료의 내용이 일치하지 않는 경우

이런 노하우도 있어요!더보기

찾던 자료가 아닌가요?아래 자료들 중 찾던 자료가 있는지 확인해보세요

  • 제10장 래치와 플립플롭 예비보고 15페이지
    제10장 래치와 플립플롭-예비보고서-1) 실험의 목표- 순차논리회로에 대한 ... 통해 이해한다.- 플립플롭의 동작원리를 이해한다.- 플립플롭의 동작을 실험을 ... OR, NOT게이트라면,순차논리회로의 메모리요소에 해당하는 기본소자는 플립플롭
  • 실험7. 플립플롭 예비보고 4페이지
    실험 예비 보고(생략)4. ... 실험방법 및 순서5.1 [그림 7-1]의 R-S 플립플롭 회로를 결선하고 ... 결과 보고서의 [표 7-7]에 기록하라.
  • 디지털 논리회로 실험 7주차 JK-FlipFlop 예비보고 10페이지
    디지털 논리회로 설계 및 실험예비보고서주제 : JK FlipFlop소속: ... 래치와 원리는 같지만 입력이 inverting되어 있는 회로입니다. ... 플립플롭SR 플립플롭의 내부 구조를 그림 5-2에 나타내었다.
  • 기초전자회로실험 - D래치및 D플립플롭 예비레포트 14페이지
    보고서에 D플립-플롭에 관한 관찰내용을 정리하라. ... 보고서에 관찰내용에 대해 설명하라.15-(9) :클럭 지연회로를 다시 연결하고 ... 2주차 예비레포트학번 :이름 :분반 :1. 실험 제목 : 15.
  • 논리회로실험 순차회로 설계 6페이지
    논리회로설계 실험 예비보고서 #6실험 6. 순차회로 설계1. ... 또한 이번예비실험에서는 플립플롭래치에 대해 일부분의 회로밖에 설계하지 ... 고찰이번 예비실험에서는 순차논리회로에 대해 학습하였다.
더보기
최근 본 자료더보기
유니스터디 이벤트
[논리회로실험]실험5예비보고서 래치와 플립플롭
  • 아이템매니아 이벤트
  • 유니스터디 이벤트
AI 챗봇
2024년 09월 17일 화요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
10:22 오후
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
9월 1일에 베타기간 중 사용 가능한 무료 코인 10개를 지급해 드립니다. 지금 바로 체험해 보세요.
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감
방송통신대학 관련 적절한 예)
- 국내의 사물인터넷 상용화 사례를 찾아보고, 앞으로 기업에 사물인터넷이 어떤 영향을 미칠지 기술하시오
5글자 이하 주제 부적절한 예)
- 정형외과, 아동학대